【技术实现步骤摘要】
处理装置和具有处理装置的电子装置
[0001]本申请是于2021年4月25日提交的申请号为202110447281.5、专利技术名称为“处理装置和具有处理装置的电子装置”的专利技术专利申请的分案申请。
[0002]下面的描述涉及处理装置和具有处理装置的电子装置。
技术介绍
[0003]神经网络装置可执行重复乘法和加法的乘积累加(MAC)运算。神经网络可在特定节点重复地执行将前一层的节点的值与映射到该节点的权重相乘并将乘法结果相加的MAC运算,并且可执行将激活函数应用于MAC运算的结果的运算。为此,在期望的或确定的时间点加载适当的输入和权重的存储器访问操作还可被执行。然而,使用其他硬件架构而不是公知的数字计算机可能无法高效地执行这样的神经网络运算(诸如,MAC运算)。
技术实现思路
[0004]提供本
技术实现思路
以简要的形式介绍在以下具体实施方式中进一步描述的构思的选择。本
技术实现思路
不意在确定要求保护的主题的关键特征或必要特征,也不意在用于帮助确定要求保护的主题的范围。
[0005]在一个总体 ...
【技术保护点】
【技术特征摘要】
1.一种位单元电路,包括:作为电阻式存储器装置的第一可变电阻器,具有基于所述电阻式存储器装置在不同电阻状态之间切换而设置的电阻值;作为另一电阻式存储器装置的第二可变电阻器,并联连接到第一可变电阻器,其中,第二可变电阻器被设置有与第一可变电阻器的电阻值互补的电阻值;第一开关,串联连接到第一可变电阻器,并且被配置为切换将电压或电流施加到第一可变电阻器;以及第二开关,串联连接到第二可变电阻器,并且被配置为与第一开关互补地执行用于将电压或电流施加到第二可变电阻器的切换操作。2.根据权利要求1所述的位单元电路,其中,第一可变电阻器被设置有第一电阻值和第二电阻值中的任意一个,并且当第一可变电阻器被设置有第一电阻值时,第二可变电阻器被设置有第二电阻值,并且当第一可变电阻器被设置有第二电阻值时,第二可变电阻器被设置有第一电阻值。3.根据权利要求1所述的位单元电路,其中,第一可变电阻器的电阻值和第二可变电阻器的电阻值被设置有与用于乘积累加运算的权重对应的值。4.根据权利要求1所述的位单元电路,其中,第一开关和第二开关根据施加到所述位单元电路的输入值互补地执行开/关操作,以执行神经网络的乘积累加运算。5.根据权利要求4所述的位单元电路,其中,当第一开关通过第一输入值的施加而闭合时,所述位单元电路的电阻值等于第一可变电阻器的电阻值,并且当第二开关通过第二输入值的施加而闭合时,所述位单元电路的电阻值等于第二可变电阻器的电阻值。6.根据权利要求4所述的位单元电路,其中当第一可变电阻器被设置有与第一权重对应的第一电阻值并且第一输入值被施加到所述位单元电路时,所述位单元电路的电阻值是第一电阻值,当第二可变电阻器被设置有与第二权重对应的第二电阻值并且第二输入值被施加到所述位单元电路时,所述位单元电路的电阻值是第一电阻值,当第二可变电阻器被设置有与第二权重对应的第二电阻值并且第一输入值被施加到所述位单元电路时,所述位单元电路的电阻值是第二电阻值,以及当第一可变电阻器被设置有与第一权重对应的第一电阻值并且第二输入值被施加到所述位单元电路时,所述位单元电路的电阻值是第二电阻值。7.根据权利要求4所述的位单元电路,其中,所述位单元电路具有与施加到所述位单元电路的输入值和针对所述位单元电路设置的权重之间的异或非运算的结果对应的电阻值。8.根据权利要求1所述的位单元电路,其中彼此串联连接的第一可变电阻器和第一开关与彼此串联连接的第二可变电阻器和第二开关并联连接,第一可变电阻器的一端和第二可变电阻器的一端共同连接到第一位数据线,并且第一开关的一端和第二开关的一端共同连接到第二位数据线。9.根据权利要求8所述的位单元电路,其中,另一位单元电路连接到以下项中的任意一项:共同连接到第一位数据线的第一可变电阻器的所述一端和第二可变电阻器的所述一
端;以及共同连接到第二位数据线的第一开关的所述一端和第二开关的所述一端。10.根据权利要求1所述的位单元电路,其中,第一可变电阻器和第二可变电阻器是磁性隧道结装置。11.一种处理装置,包括:位单元阵列,包括多个位单元,所述多个位单元包括根据权利要求1所述的位单元电路。12.一种...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。