一种信号相位分析装置制造方法及图纸

技术编号:31952408 阅读:16 留言:0更新日期:2022-01-19 21:48
本实用新型专利技术涉及一种信号相位分析装置,包括模数转换电路、比较电路、缓存电路、存储电路和相位分析电路,其中,所述模数转换电路、缓存电路、存储电路和相位分析电路依次电连接,所述比较电路与所述相位分析电路电连接。本实用新型专利技术解决了目前因存储和传输需要消耗时间而导致的无法在采集信号后实时进行相位分析的问题。问题。问题。

【技术实现步骤摘要】
一种信号相位分析装置


[0001]本技术涉及信号分析
,尤其涉及一种信号相位分析装置。

技术介绍

[0002]在航空航天、石油探测、地质勘探等领域,通过声波、电磁波、光波对目标进行探测时,信号的相位分析显得尤为重要。通过信号相位分析,可以获取信号许多重要信息。
[0003]现有技术中,采集设备一直处于工作状态,实时进行数据的采集,当采集完成后,进行后期处理,得到信号相位进行分析。但采集设备产生的数据量往往不容小觑,同时带来的计算量也不可忽视的,导致此类方法通常只能采用事后处理的方式。因存储和传输需要消耗时间而难以保证信息提取的实时性,故难以使用于一些实时性高的应用场合。

技术实现思路

[0004]有鉴于此,有必要提供一种信号相位分析装置,用以解决目前因存储和传输需要消耗时间而导致的无法在采集信号后实时进行相位分析的问题。
[0005]本技术提供一种信号相位分析装置,包括模数转换电路、比较电路、缓存电路、存储电路和相位分析电路,其中,所述模数转换电路、缓存电路、存储电路和相位分析电路依次电连接,所述比较电路与所述相位分析电路电连接,其中,
[0006]待测信号分两路输入至所述模数转换电路和比较电路,一路经过所述模数转换电路进行模数转换后输出至所述缓存电路中缓存,所述比较电路将另一路待测信号与阈值信号进行比较,输出高电平或低电平至所述相位分析电路,所述相位分析电路根据接收到的高电平或低电平发出存储信号或释放信号至所述缓存电路,当所述缓存电路接收所述存储信号后,将模数转换后的信号输出至所述存储电路和相位分析电路,当所述缓存电路接收所述释放信号时,将模数转换后的信号清除。。
[0007]优选的,所述的信号相位分析装置中,所述比较电路包括第一电阻、第二电阻和比较器,所述第一电阻的一端连接VCC电源,所述第一电阻的另一端连接比较器的反相输入端和第二电阻的一端,所述第二电阻的另一端接地,所述比较器的同相输入端输入待测信号,所述比较器的输出端连接所述相位分析电路。
[0008]优选的,所述的信号相位分析装置中,所述相位分析电路包括FPGA芯片,所述FPGA芯片分别通过若干个信号输入接口连接所述比较器的输出端、缓存电路和存储电路,所述FPGA芯片还通过一信号输出接口连接所述缓存电路。
[0009]优选的,所述的信号相位分析装置中,所述缓存电路包括FIFO缓存器,所述FIFO缓存器的D

IN端连接所述模数转换电路,所述FIFO缓存器的Q

OUT端连接所述存储电路和FPGA芯片的一信号输入接口,所述FIFO缓存器的RST端连接所述FPGA芯片的信号输出接口。
[0010]优选的,所述的信号相位分析装置中,所述存储电路为一存储芯片,所述存储芯片的信号输入端连接所述FIFO缓存器的Q

OUT端,所述存储芯片的信号输出端连接所述FPGA芯片。
[0011]优选的,所述的信号相位分析装置中,所述模数转换电路包括模数转换芯片,所述模数转换芯片的OEB1端输入待测信号,所述模数转换芯片的Bit端连接所述FIFO缓存器的D

IN端。
[0012]优选的,所述的信号相位分析装置中,所述模数转换芯片的型号为CH1_AD9226。
[0013]相较于现有技术,本技术提供的信号相位分析装置,通过设置比较电路,通过比较电路进行信号比较后,可以根据输出的高低电平来判断出信号是否发生,当输出高电平时,信号发生,此时相位分析电路使缓存电路将缓存的信号输出至存储电路中存储,并发送至所述相位分析电路来进行相位分析,由于缓存电路的缓存作用,使得信号可以同时进行存储和分析,存储电路在进行信号的存储时,不会影响信号的分析,从而解决了因存储和传输需要消耗时间而导致的无法在采集信号后实时进行相位分析的问题;当输出低电平时,信号没有发生,此时缓存电路清除信号,可以避免缓存电路的存储空间被占用。
附图说明
[0014]图1为本技术提供的信号相位分析装置的一较佳实施例的结构框图;
[0015]图2为本技术提供的信号相位分析装置中,所述比较电路的一较佳实施例的原理图;
[0016]图3为本技术提供的信号相位分析装置中,所述缓存电路的一较佳实施例的原理图;
[0017]图4为本技术提供的信号相位分析装置中,所述模数转换电路的一较佳实施例的原理图。
具体实施方式
[0018]下面结合附图来具体描述本技术的优选实施例,其中,附图构成本申请一部分,并与本技术的实施例一起用于阐释本技术的原理,并非用于限定本技术的范围。
[0019]请参阅图1,本技术实施例提供的信号相位分析装置,包括模数转换电路1、比较电路2、缓存电路3、存储电路4和相位分析电路5,其中,所述模数转换电路1、缓存电路3、存储电路4和相位分析电路5依次电连接,所述比较电路2与所述相位分析电路5电连接。
[0020]具体的,所述模数转换电路1用于对输入的待测信号进行模数转换。所述比较电路2用于将输入的待测信号与预设的阈值信号进行比较,并根据比较结果输出高低电平,当待测信号的幅值小于预设的阈值信号的幅值时,输出低电平,此时表示信号还没发生,当待测信号的幅值大于预设的阈值信号时,输出高电平,此时表示信号已经发生。所述缓存电路3用于对模数转换后的待测信号进行缓存,并根据高低电平来将信号发送至存储电路或者清除。所述存储电路4用于存储缓存电路3发送的信号。所述相位分析电路5用于根据比较电路输入的高低电平发出存储信号或释放信号至所述缓存电路3,还用于接收缓存电路3发送的信号,以实现相位分析,当所述相位分析电路5接收到高电平时,发出存储信号至所述缓存电路3,当所述相位分析电路5接收到低电平时,发出释放信号至所述缓存电路3。
[0021]换而言之,待测信号分两路输入至所述模数转换电路1和比较电路2,一路经过所述模数转换电路1进行模数转换后输出至所述缓存电路3中缓存,所述比较电路2将另一路
待测信号与阈值信号进行比较,输出高电平或低电平至所述相位分析电路5,所述相位分析电路5根据接收到的高电平或低电平发出存储信号或释放信号至所述缓存电路3,当所述缓存电路3接收所述存储信号后,将模数转换后的信号输出至所述存储电路4和相位分析电路5,当所述缓存电路3接收所述释放信号时,将模数转换后的信号清除。
[0022]本技术通过设置比较电路2,通过比较电路2进行信号比较后,可以根据输出的高低电平来判断出信号是否发生,当输出高电平时,信号发生,此时相位分析电路5使缓存电路3将缓存的信号输出至存储电路中存储,并发送至所述相位分析电路5来进行相位分析,由于缓存电路3的缓存作用,使得信号可以同时进行存储和分析,存储电路4在进行信号的存储时,不会影响信号的分析,从而解决了因存储和传输需要消耗时间而导致的无法在采集信号后实时进行相位分析的问题;当输出低电平时,信号没有发生,此时缓存电路本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种信号相位分析装置,其特征在于,包括模数转换电路、比较电路、缓存电路、存储电路和相位分析电路,其中,所述模数转换电路、缓存电路、存储电路和相位分析电路依次电连接,所述比较电路与所述相位分析电路电连接,其中,待测信号分两路输入至所述模数转换电路和比较电路,一路经过所述模数转换电路进行模数转换后输出至所述缓存电路中缓存,所述比较电路将另一路待测信号与阈值信号进行比较,输出高电平或低电平至所述相位分析电路,所述相位分析电路根据接收到的高电平或低电平发出存储信号或释放信号至所述缓存电路,当所述缓存电路接收所述存储信号后,将模数转换后的信号输出至所述存储电路和相位分析电路,当所述缓存电路接收所述释放信号时,将模数转换后的信号清除。2.根据权利要求1所述的信号相位分析装置,其特征在于,所述比较电路包括第一电阻、第二电阻和比较器,所述第一电阻的一端连接VCC电源,所述第一电阻的另一端连接比较器的反相输入端和第二电阻的一端,所述第二电阻的另一端接地,所述比较器的同相输入端输入待测信号,所述比较器的输出端连接所述相位分析电路。3.根据权利要求2所述的信号相位分析装置,其特征在于,所述相位分析电路包括FPGA芯片,所述F...

【专利技术属性】
技术研发人员:周帆李辰伟肖世寰袁康王爱民许聪李苏彭文飞
申请(专利权)人:湖北三赫智能科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1