【技术实现步骤摘要】
基于cache的缓存数据处理方法、存储介质及芯片
[0001]本专利技术涉及数据缓存
,具体涉及一种基于cache的缓存数据处理方法、存储介质及芯片。
技术介绍
[0002]高速缓冲存储器(cache)技术是现代处理器设计中核心技术之一,有效地解决了处理速度和内存速度之间的匹配问题。cache用于缓存内存的缓存数据(缓存数据)。主设备访问内存时,可转移至cache进行访问,从cache抓取缓存数据。当cache存储空间已满,便需要淘汰cache中已加载的缓存数据。
[0003]现有技术可提供各类cache淘汰算法以淘汰缓存数据,但是,现有cache淘汰算法都是孤立地确定单个缓存行的缓存情况,并根据单个缓存行的缓存情况,确定是否淘汰该单个缓存行的缓存数据,缓存情况包括访问频率、指定时长的访问次数或写入时间等。
[0004]然而,在主设备访问内存的连续性较强的应用场景中,现有cache淘汰算法容易将内存块起始地址连续且对应一个或多个内存的缓存数据予以淘汰,然而,cache控制器将内存块起始地址连续且对应多个 ...
【技术保护点】
【技术特征摘要】
1.一种基于cache的缓存数据处理方法,其特征在于,包括:遍历第一缓存队列的第一地址查询表,所述第一缓存队列包括多个缓存行,每个所述缓存行的缓存长度可变,每个所述缓存行用于存储映射内存的缓存数据,所述第一地址查询表包括与每个所述缓存行对应的内存块起始地址;根据每个所述缓存行的内存块起始地址,确定满足内存地址连续条件的缓存行作为候选缓存行;根据各个所述候选缓存行的缓存长度及预设长度阈值,处理每个所述候选缓存行的缓存数据。2.根据权利要求1所述的方法,其特征在于,所述根据各个所述候选缓存行的缓存长度及预设长度阈值,处理每个所述候选缓存行的缓存数据包括:自起始候选缓存行开始,按照地址连续顺序累加每个候选缓存行的缓存长度,得到每次累加后的长度结果;判断每次累加后的长度结果是否大于预设长度阈值;若是,将参与累加过程的候选缓存行作为目标缓存行,处理每个所述目标缓存行的缓存数据;若否,继续按照地址连续顺序累加每个候选缓存行的缓存长度。3.根据权利要求2所述的方法,其特征在于,所述处理每个所述目标缓存行的缓存数据包括:获取第二缓存队列及第二地址查询表;将全部所述目标缓存行的缓存数据转移至所述第二缓存队列中的参考缓存行,并更新所述第一地址查询表及所述第二地址查询表。4.根据权利要求3所述的方法,其特征在于,在遍历第一缓存队列的第一地址查询表之前,还包括:根据待加载缓存数据的缓存长度与预设长度阈值,确定目标缓存队列;将所述待加载缓存数据映射至所述目标缓存队列的相应缓存行中。5.根据权利要求4所述的方法,其特征在于,所述根据待加载缓存数据的缓存长度与预设长度阈值,确定目标缓存队列包括:判断待加载缓存数据的缓存长度是否大于或等于预设长度阈值;若是,选择所述第二缓存队列作为目标缓存队列;若否,选择所述第一缓存队列作为目标缓存队列。6.根据权利要求1至5任...
【专利技术属性】
技术研发人员:谢林庭,卢知伯,
申请(专利权)人:深圳市中科蓝讯科技股份有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。