OTP存储器以及包括该OTP存储器的存储设备制造技术

技术编号:31079925 阅读:16 留言:0更新日期:2021-12-01 11:51
提供了一次性可编程(OTP)存储器以及包括该OTP存储器的存储设备。所述存储设备可以包括:OTP存储器,所述OTP存储器包括多个OTP单元并且被配置为将OTP密钥值存储在所述多个OTP单元中;以及擦除指示电路,所述擦除指示电路可拆卸地安装在所述存储设备上并连接到所述OTP存储器的第一节点。所述OTP存储器可以被配置为,当所述擦除指示电路从所述存储设备移除时,在所述第一节点处接收具有第一逻辑电平的擦除指示信号,并且响应于具有所述第一逻辑电平的所述擦除指示信号,通过将所述多个OTP单元编程为相同的OTP密钥值来永久擦除存储在所述多个OTP单元中的所有的所述OTP密钥值。述多个OTP单元中的所有的所述OTP密钥值。述多个OTP单元中的所有的所述OTP密钥值。

【技术实现步骤摘要】
OTP存储器以及包括该OTP存储器的存储设备
[0001]相关申请的交叉引用
[0002]本申请要求于2020年5月20日在韩国知识产权局提交的韩国专利申请No.10

2020

0060624的权益,其全部公开内容通过引用合并于此。


[0003]本专利技术构思涉及一次性可编程(OTP)存储器,并且更具体地,涉及通过控制输入到OTP单元阵列的信号来控制对存储在存储器中的数据的访问的设备。

技术介绍

[0004]OTP存储器可以将数据存储在均可以具有未编程状态或已编程状态的多个OTP单元中。即使切断电源,OTP单元也不会丢失已编程的数据,并且已编程的OTP单元不能被重新编程,即不可逆。例如,OTP单元可以包括熔丝或反熔丝,并且可以被电编程。OTP存储器用于在各种应用中存储信息。

技术实现思路

[0005]本专利技术构思提供了一次性可编程(OTP)存储器和OTP存储器控制设备,以提高存储在存储器中的数据的安全性。
[0006]根据本专利技术构思的一方面,提供了一种OTP存储器,包括:OTP单元阵列,所述OTP单元阵列包括多个OTP单元并被配置为将OTP密钥值存储在布置在多条字线和多条位线的交点处的所述多个OTP单元中;以及控制电路,所述控制电路被配置为在第一节点处接收擦除指示信号,并且响应于所述擦除指示信号具有第一逻辑电平,通过将所述多个OTP单元编程为相同的OTP密钥值来擦除所有的所述OTP密钥值。
[0007]根据本专利技术构思的另一方面,提供了一种存储设备,包括:OTP存储器,所述OTP存储器包括多个OTP单元并且被配置为将OTP密钥值存储在所述多个OTP单元中;擦除指示电路,所述擦除指示电路可拆卸地安装在所述存储设备上并连接到所述OTP存储器的第一节点;以及控制器,所述控制器被配置为通过使用所述OTP密钥值对存储在所述存储设备中的数据进行加密。所述OTP存储器被配置为,当所述擦除指示电路从所述存储设备移除时,在所述第一节点处接收具有第一逻辑电平的擦除指示信号,并且响应于具有所述第一逻辑电平的所述擦除指示信号,通过将所述多个OTP单元编程为相同的OTP密钥值来永久擦除存储在所述多个OTP单元中的所有的所述OTP密钥值。所述OTP存储器被配置为,当所述擦除指示电路安装在所述存储设备上时,通过所述擦除指示电路在所述第一节点处接收具有与所述第一逻辑电平相反的第二逻辑电平的所述擦除指示信号,并且响应于具有所述第二逻辑电平的所述擦除指示信号,将所述多个OTP单元中的目标OTP单元编程为OTP密钥值。
[0008]根据本专利技术构思的另一方面,提供了一种存储设备,包括:OTP存储器,所述OTP存储器包括多个OTP单元并且被配置为将OTP密钥值存储在所述多个OTP单元中;擦除指示电路,所述擦除指示电路可拆卸地安装在所述存储设备上并连接到所述OTP存储器的第一节
点;以及非易失性存储器,所述非易失性存储器被配置为存储通过使用OTP密钥值而被加密的数据。所述OTP存储器被配置为,当所述擦除指示电路安装在所述存储设备上时,通过所述擦除指示电路在所述第一节点处接收擦除指示信号,并且响应于所述擦除指示信号具有第一逻辑电平,通过将所述多个OTP单元编程为相同的OTP密钥值来永久擦除所有的所述OTP密钥值。所述OTP存储器被配置为,当所述擦除指示电路从所述存储设备移除时,在所述第一节点处接收具有与所述第一逻辑电平相反的第二逻辑电平的所述擦除指示信号,并且响应于具有所述第二逻辑电平的所述擦除指示信号,将所述多个OTP单元中的目标OTP单元编程为OTP密钥值。
附图说明
[0009]通过以下结合附图的详细描述,将更清楚地理解本专利技术构思的实施例,在附图中:
[0010]图1是根据实施例的一次性可编程(OTP)存储器的框图;
[0011]图2是根据实施例的OTP单元阵列的视图;
[0012]图3是根据实施例的OTP单元的电路图;
[0013]图4是根据实施例的电源连接到OTP单元阵列的存储设备的壳体的视图;
[0014]图5是根据实施例的电源连接到OTP单元阵列的电路图;
[0015]图6是根据实施例的电源与OTP单元阵列断开的存储设备的壳体的视图;
[0016]图7是根据实施例的电源与OTP单元阵列断开的电路图;
[0017]图8是根据实施例的OTP密钥值被显示为已擦除的存储设备的壳体的视图;
[0018]图9是根据实施例的OTP密钥值被显示为已擦除的电路图;
[0019]图10至图15是示出根据示例实施例的存储设备的壳体和电路图的视图;
[0020]图16是根据实施例的示出用于对OTP密钥值进行编程的控制信号的输入/输出的OTP存储器;
[0021]图17是示出根据实施例的用于读取OTP密钥值的控制信号的输入/输出的OTP存储器;
[0022]图18是示出根据实施例的OTP存储器的电路图;
[0023]图19是示出根据实施例的当OTP存储器执行将OTP密钥值编程在第一OTP单元中的编程操作时输入到图18所示的OTP存储器的控制电路的信号的定时图;
[0024]图20是示出根据实施例的当OTP存储器执行编程操作时输入到图18所示的OTP存储器的OTP单元阵列的信号的定时图;
[0025]图21是示出根据实施例的当OTP存储器执行擦除OTP密钥值的擦除操作时输入到图18所示的OTP存储器的控制电路的信号的定时图;
[0026]图22是示出根据实施例的当OTP存储器执行擦除操作时输入到图18所示的OTP存储器的OTP单元阵列的信号的定时图;以及
[0027]图23是根据实施例的使用E

FUSE擦除OTP密钥值的电路图。
具体实施方式
[0028]在下文中,将参照附图详细描述本专利技术构思的实施例。
[0029]图1是示意性示出根据实施例的包括一次性可编程(OTP)存储器100的存储设备10
的框图。
[0030]OTP存储器100可以被实现并被封装为作为独立存储装置的单个芯片,或者可以与其他电路(例如,存储器和处理核)一起被实现并被封装为单个芯片(例如,片上系统(SoC))。另外,可以通过将OTP存储器100作为一个壳体嵌入在存储有加密数据的存储装置150中来封装OTP存储器100。即,根据图1的实施例的每个组件仅根据功能分类,而物理边界不限于此。
[0031]如图1所示,根据实施例的OTP存储器100可以包括OTP单元阵列110和控制电路120,并且可以连接到外部电力装置140和存储有加密数据的存储装置150。OTP单元阵列110可以包括布置成多个行和多个列的多个OTP单元,并且可以根据位线信号的值和字线信号的值至少临时存储数据“1”或数据“0”作为OTP密钥值。例如,OTP单元阵列110可以包括与第一位线至第M位线(M是2或更大的自然数)和第一字线至第N字线(N是2或更大的自然数本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一次性可编程存储器,包括:一次性可编程单元阵列,所述一次性可编程单元阵列包括多个一次性可编程单元并被配置为将一次性可编程密钥值存储在布置在多条字线和多条位线的交点处的所述多个一次性可编程单元中;以及控制电路,所述控制电路被配置为接收擦除指示信号,并且响应于所述擦除指示信号具有第一逻辑电平,通过将所述多个一次性可编程单元编程为相同的一次性可编程密钥值来擦除所有的所述一次性可编程密钥值。2.根据权利要求1所述的一次性可编程存储器,其中,所述控制电路被配置为当所述一次性可编程存储器中的电源接通时擦除所有的所述一次性可编程密钥值。3.根据权利要求1所述的一次性可编程存储器,其中,所述控制电路连接到外部电路,并且被配置为通过连接到电源或地的所述外部电路在第一节点处接收所述擦除指示信号。4.根据权利要求1所述的一次性可编程存储器,其中,所述多个一次性可编程单元中的第一一次性可编程单元包括:第一晶体管,所述第一晶体管包括连接到编程字线的栅极并被配置为存储第一一次性可编程密钥值;第二晶体管,所述第二晶体管包括连接到读取字线的栅极并被配置为读取所述第一一次性可编程密钥值;以及位线,所述位线连接到所述第二晶体管的漏极并被配置为传输所述第一一次性可编程密钥值。5.根据权利要求4所述的一次性可编程存储器,其中,所述控制电路被配置为通过破坏所述第一晶体管的氧化物膜来擦除所述第一一次性可编程单元。6.根据权利要求4所述的一次性可编程存储器,其中,所述控制电路包括:第一逻辑门,所述第一逻辑门被配置为接收第一信号和所述擦除指示信号,并基于所述第一信号和所述擦除指示信号将编程字线信号输出到所述编程字线;以及第二逻辑门,所述第二逻辑门被配置为接收第二信号和所述擦除指示信号,并基于所述第二信号和所述擦除指示信号将读取字线信号输出到所述读取字线。7.根据权利要求6所述的一次性可编程存储器,其中,所述控制电路还包括:位线逻辑电路,所述位线逻辑电路被配置为接收第三信号和所述擦除指示信号,并基于所述第三信号和所述擦除指示信号确定所述位线的位线信号。8.根据权利要求7所述的一次性可编程存储器,其中,所述控制电路被配置为响应于所述擦除指示信号具有所述第一逻辑电平,与所述第一信号、所述第二信号和所述第三信号无关地将所述多个一次性可编程单元编程为相同的密钥值。9.根据权利要求7所述的一次性可编程存储器,所述一次性可编程存储器还包括:读取电路,所述读取电路被配置为将所述位线信号与参考信号进行比较,并基于所述比较的结果输出所述第一一次性可编程密钥值。10.一种存储设备,包括:一次性可编程存储器,所述一次性可编程存储器包括多个一次性可编程单元并且被配置为将一次性可编程密钥值存储在所述多个一次性可编程单元中;擦除指示电路,所述擦除指示电路可拆卸地安装在所述存储设备上并连接到所述一次
性可编程存储器;以及控制器,所述控制器被配置为通过使用所述一次性可编程密钥值对存储在所述存储设备中的数据进行加密,其中,所述一次性可编程存储器被配置为,当所述擦除指示电路从所述存储设备移除时,接收具有第一逻辑电平的擦除指示信号,并且响应于具有所述第一逻辑电平的所述擦除指示信号,通过将所述多个一次性可编程单元编程为相同的一次性可编程密钥值来永久擦除存储在所述多个一次性可编程单元中的所有的所述一次性可编程密钥值,并且其中,所述一次性可编程存储器被配置为,当所述擦除指示电路安装在所述存储设备上时,通过所述擦除指示电路接收具有与所述第一逻辑电平相反的第二逻辑电平的所述擦除指示信号,并且响应于具有所述第二逻辑电平的所述擦除指示信号,将所述多个一次性可编程单元中的目标一次性可编程单元编程为一次性可编程密钥值。11.根据权利要求10所述的存储设备,其中,所述多个一次性可编程单元中的第一一次性可编程单元包括:第一晶体管,所述第一晶体管包括连接到编程字线的栅极...

【专利技术属性】
技术研发人员:金亨锡
申请(专利权)人:三星电子株式会社
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1