一种8~18GHz宽带噪声干扰源制造技术

技术编号:30896517 阅读:23 留言:0更新日期:2021-11-22 23:39
本发明专利技术涉及宽带噪声干扰源技术领域,尤其为一种8~18GHz宽带噪声干扰源,包括电源模块、FPGA模块、软件操作模块和ARM,所述ARM电性连接有触摸屏、调制模块、8~12GHz BPF、12~18GHz BPF、数控衰减器和PLL,所述PLL电性连接有恒温晶振和混频器,通过设置的FPGA模块与ARM进行控制运算,结合触摸屏的控制指令,生成不同频率、不同功率以及不同样式的干扰信号,通过设置的FPGA模块处理信号并通过喇叭天线将射频信号发送出去,整个流程兼具软件无线电的灵活性及射频链路的完整性,易于扩展与实现,通过设置的软件操作模块实现了软件操作界面的详细设置,便于用户有针对性地选择辐射源信息,便于生成符合要求的干扰信号。便于生成符合要求的干扰信号。便于生成符合要求的干扰信号。

【技术实现步骤摘要】
一种8~18GHz宽带噪声干扰源


[0001]本专利技术涉及宽带噪声干扰源
,具体为一种8~18GHz宽带噪声干扰源。

技术介绍

[0002]电子战是指敌对双方争夺电磁频谱使用和控制权的军事斗争,在这个电子战盛行的时代,电子信息的安全性以及资源优势是决定战争胜负的主要原因,而电子干扰与反干扰是其中重要组成部分,对雷达的电子干扰是使用电子类的方法削弱雷达信号,破坏其接受方式来阻止雷达工作,使得雷达不能正确的收取并判断正确的要收取的信号,复杂电磁环境下雷达装备的作战能力,很大程度上受制于雷达的抗干扰能力,因此,对一种8~18GHz宽带噪声干扰源的需求日益增长。
[0003]目前市场上存在的大部分噪声干扰源难以生成不同频率、不同功率以及不同样式的干扰信号,宽带噪声干扰源的软件界面操作方法繁琐,而在快节奏的电子战中,缺少充裕的时间用于调整参数,软件界面操作方法的便捷性直接会影响战局,因此,针对上述问题提出一种8~18GHz宽带噪声干扰源。

技术实现思路

[0004]本专利技术的目的在于提供一种8~18GHz宽带噪声干扰源,以解决上述
技术介绍
中提出的问题。
[0005]为实现上述目的,本专利技术提供如下技术方案:
[0006]一种8~18GHz宽带噪声干扰源,包括电源模块、FPGA模块、软件操作模块和ARM,所述ARM电性连接有触摸屏、调制模块、8~12GHz BPF、12~18GHz BPF、数控衰减器和PLL,所述PLL电性连接有恒温晶振和混频器,所述数控衰减器电性连接有放大器和功放,所述功放电性连接有喇叭天线,所述放大器与8~12GHz BPF和12~18GHz BPF均电性连接。
[0007]优选的,所述FPGA模块的一侧设有射频端口,所述射频端口的一端设有环形器,所述环形器的另一端设有喇叭天线,所述FPGA内设有DRFM和噪声生成模块,所述FPGA模块的数据交互控制方法分为以下步骤:
[0008]A1、噪声生成模块生成的噪声信号通过数据插值和输出数字均衡器进行时域均衡后送入射频端口;
[0009]A2、射频端口将时域均衡后的噪声信号通过DAC转化为模拟信号依次经过零中频发射机、环形器和喇叭天线将噪声信号发射出去;
[0010]A3、喇叭天线接收到信号通过环形器发送给射频端口;
[0011]A4、射频端口将接收到的信号通过零中频接收机和ADC转化为数字信号发送给FPGA模块;
[0012]A5、FPGA将数字信号经过输入数字均衡器和数据抽取分析信号的幅度、天线方向图、TQA数据,脉冲信息存储模块通过STFT将数据存储在DRFM中;
[0013]A6、干扰设备控制软件通过DMA读取FPGA模块的信息;
[0014]A7、DRFM经过多普勒放大器和距离延迟,通过数据插值和输出数字均衡器进入射频端口;
[0015]A8、重复步骤A2

A7。
[0016]优选的,所述软件操作模块用于设置软件操作界面,所述软件操作界面包括主界面、雷达标校界面、信号分选界面和干扰参数界面。
[0017]优选的,所述主界面包括频谱界面、信号波形图与功率谱界面、幅度与天线方向图界面、地图界面、雷达参数显示界面和干扰参数显示界面。
[0018]优选的,所述雷达标校界面包括干扰数据界面和雷达航迹界面。
[0019]优选的,所述信号分选界面包括辐射源库界面、临时辐射源界面和PDW显示保存界面,所述辐射源库界面显示辐射源信息,所述辐射源信息包括编号、源类型、载频类型、最大最小频率、脉宽、重频类型、最大最小PRI和识别可信度。
[0020]优选的,所述干扰参数界面包括干扰参数列表、噪声干扰选项、密集假目标选项和虚假航迹选项,所述噪声干扰选项包括阻塞干扰、瞄频干扰和扫频干扰,所述密集假目标选项包括随机和均匀,所述虚假航迹选项包括直线航迹、圆航迹、任意曲线和航迹文件。
[0021]与现有技术相比,本专利技术的有益效果是:
[0022]1、本专利技术中,通过设置的FPGA模块与ARM进行控制运算,结合触摸屏的控制指令,生成不同频率、不同功率以及不同样式的干扰信号。
[0023]2、本专利技术中,通过设置的FPGA模块处理信号并通过喇叭天线将射频信号发送出去,整个流程兼具软件无线电的灵活性及射频链路的完整性,易于扩展与实现。
[0024]3、本专利技术中,通过设置的软件操作模块实现了软件操作界面的详细设置,便于用户有针对性地选择辐射源信息,便于生成符合要求的干扰信号。
附图说明
[0025]图1为本专利技术ARM的安装结构示意图;
[0026]图2为本专利技术界面软件操作界面示意图;
[0027]图3为本专利技术FPGA模块的数据交互控制方法流程图;
[0028]图4为本专利技术外观示意图。
具体实施方式
[0029]请参阅图1

4,本专利技术提供一种技术方案:
[0030]一种8~18GHz宽带噪声干扰源,包括电源模块、FPGA模块、软件操作模块和ARM,所述ARM电性连接有触摸屏、调制模块、8~12GHz BPF、12~18GHz BPF、数控衰减器和PLL,所述PLL电性连接有恒温晶振和混频器,所述数控衰减器电性连接有放大器和功放,所述功放电性连接有喇叭天线,所述放大器与8~12GHz BPF和12~18GHz BPF均电性连接。
[0031]所述FPGA模块的一侧设有射频端口,所述射频端口的一端设有环形器,所述环形器的另一端设有喇叭天线,所述FPGA内设有DRFM和噪声生成模块,所述FPGA模块的数据交互控制方法分为以下步骤:
[0032]A1、噪声生成模块生成的噪声信号通过数据插值和输出数字均衡器进行时域均衡后送入射频端口;
[0033]A2、射频端口将时域均衡后的噪声信号通过DAC转化为模拟信号依次经过零中频发射机、环形器和喇叭天线将噪声信号发射出去;
[0034]A3、喇叭天线接收到信号通过环形器发送给射频端口;
[0035]A4、射频端口将接收到的信号通过零中频接收机和ADC转化为数字信号发送给FPGA模块;
[0036]A5、FPGA将数字信号经过输入数字均衡器和数据抽取分析信号的幅度、天线方向图、TQA数据,脉冲信息存储模块通过STFT将数据存储在DRFM中;
[0037]A6、干扰设备控制软件通过DMA读取FPGA模块的信息;
[0038]A7、DRFM经过多普勒放大器和距离延迟,通过数据插值和输出数字均衡器进入射频端口;
[0039]A8、重复步骤A2

A7;
[0040]这种设置有利于针对接收信号进行干扰;
[0041]所述软件操作模块用于设置软件操作界面,所述软件操作界面包括主界面、雷达标校界面、信号分选界面和干扰参数界面,所述主界面包括频谱界面、信号波形图与功率谱界面、幅度与天线方向图界面、地图界面、雷达参数显示界面和干扰本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种8~18GHz宽带噪声干扰源,包括电源模块、FPGA模块、软件操作模块和ARM,其特征在于:所述ARM电性连接有触摸屏、调制模块、8~12GHz BPF、12~18GHz BPF、数控衰减器和PLL,所述PLL电性连接有恒温晶振和混频器,所述数控衰减器电性连接有放大器和功放,所述功放电性连接有喇叭天线,所述放大器与8~12GHz BPF和12~18GHz BPF均电性连接。2.根据权利要求1所述的一种8~18GHz宽带噪声干扰源,其特征在于:所述FPGA模块的一侧设有射频端口,所述射频端口的一端设有环形器,所述环形器的另一端设有喇叭天线,所述FPGA内设有DRFM和噪声生成模块。3.根据权利要求1所述的一种8~18GHz宽带噪声干扰源,其特征在于:所述软件操作模块用于设置软件操作界面,所述软件操作界面包括主界面、雷达标校界面、信号分选界面和干扰参数界面。4.根据权利要求3所述的一种8~18GHz宽带噪声干扰...

【专利技术属性】
技术研发人员:王晓平刘昆翟凯杨皓楠
申请(专利权)人:上海频语电子技术有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1