多通道射频接口模块制造技术

技术编号:30615175 阅读:34 留言:0更新日期:2021-11-03 23:33
本实用新型专利技术公开了多通道射频接口模块,包括多个SMA接口、多个MGC模块、ZYNQ模块、时钟模块、调试及方波输出接口、SFP光信号接口、存储器、网络接口与IO接口。本实用新型专利技术能够实现多通道模拟信号的同步采样;具有信号放大功能;支持用户的二次开发,并预留足够资源;具有光纤数据导出的功能;能够通过千兆网上传板卡状态;能够输出1路LVTTL信号;具有低噪放的特点,提高了灵敏度。提高了灵敏度。提高了灵敏度。

【技术实现步骤摘要】
多通道射频接口模块


[0001]本技术涉及数据采集
,尤其涉及多通道射频接口模块。

技术介绍

[0002]现有技术中,在进行模拟数据采集的时候,大多数是简单的通过AD转换器把模拟信号转换成数字信号,而不考虑采样信号同步和精度的问题,在信号不经过预处理的情况下,采样数据容易出现严重偏离的现象,使得数据的价值降低;传统的采样设备接口单一,通用性差,数据处理速度低,导致灵敏度低,无法实现数据高速传输。

技术实现思路

[0003]本技术的目的就在于为了解决上述问题而提供多通道射频接口模块,包括多个SMA接口、多个MGC模块、ZYNQ模块、时钟模块、调试及方波输出接口、SFP光信号接口、存储器、网络接口与IO接口;ZYNQ模块设置有模拟输入端与数字输出端;SMA接口通过MGC模块与模拟输入端相连;ZYNQ模块的PL端与调试及方波输出接口相连;ZYNQ模块的PL端与SFP光信号接口相连;ZYNQ模块的PS端与存储器、网络接口、IO接口相连;时钟模块与ZYNQ模块相连。
[0004]优选的,所述调试及方波输出接口包括连接器驱动、矩形连接器;ZYNQ模块的PL端通过连接器驱动与矩形连接器相连。
[0005]优选的,所述时钟模块包括模拟时钟模块与数字时钟模块;模拟时钟模块与ZYNQ模块的PS端相连;数字时钟模块与ZYNQ模块的PL端相连。
[0006]优选的,所述模拟时钟模块包括时钟发生器、温补晶振、外部时钟、压控振荡器、时钟缓冲器与宽带频率合成器;温补晶振、外部时钟、压控振荡器分别与第一时钟发生器相连;时钟发生器通过时钟缓冲器与宽带频率合成器相连;宽带频率合成器与模拟输入端相连。
[0007]优选的,所述数字时钟模块包括时钟芯片与第二时钟发生器;时钟芯片通过第二时钟发生器与数字输出端相连。
[0008]优选的,所述MGC模块包括多级串联的低噪声宽带放大器与数控衰减器。
[0009]优选的,所述低噪声宽带放大器为HMC8411;数控衰减器为七位数控衰减PE43712。
[0010]优选的,所述ZYNQ模块为RF SOC芯片;RF SOC芯片的PS端为ARM处理器与RF数据转换器;ZYNQ模块的PL端为FPGA模块;ARM处理器与FPGA模块之间连接有数据总线。
[0011]本技术的有益效果在于:本技术能够实现多通道模拟信号的同步采样;具有信号放大功能;支持用户的二次开发,并预留足够资源;具有光纤数据导出的功能;能够通过千兆网上传板卡状态;能够输出1路LVTTL信号;具有低噪放的特点,提高了灵敏度。
附图说明
[0012]图1是本技术的原理图;
[0013]图2是具体实施方式的原理图;
[0014]图3是MGC模块的原理图;
[0015]图4是时钟模块的原理图;
[0016]图5是电源模块的原理图。
具体实施方式
[0017]下面结合附图对本技术作进一步说明:
[0018]如附图1所示,本技术多通道射频接口模块,包括多个SMA接口、多个MGC模块、ZYNQ模块、时钟模块、调试及方波输出接口、SFP光信号接口、存储器、网络接口与IO接口;ZYNQ模块设置有模拟输入端与数字输出端;SMA接口通过MGC模块与模拟输入端相连;ZYNQ模块的PL端与调试及方波输出接口相连;ZYNQ模块的PL端与SFP光信号接口相连;ZYNQ模块的PS端与存储器、网络接口、IO接口相连;时钟模块与ZYNQ模块相连。
[0019]优选的,所述调试及方波输出接口包括连接器驱动、矩形连接器;ZYNQ模块的PL端通过连接器驱动与矩形连接器相连。
[0020]优选的,所述时钟模块包括模拟时钟模块与数字时钟模块;模拟时钟模块与ZYNQ模块的PS端相连;数字时钟模块与ZYNQ模块的PL端相连。
[0021]优选的,所述模拟时钟模块包括时钟发生器、温补晶振、外部时钟、压控振荡器、时钟缓冲器与宽带频率合成器;温补晶振、外部时钟、压控振荡器分别与第一时钟发生器相连;时钟发生器通过时钟缓冲器与宽带频率合成器相连;宽带频率合成器与模拟输入端相连。
[0022]优选的,所述数字时钟模块包括时钟芯片与第二时钟发生器;时钟芯片通过第二时钟发生器与数字输出端相连。
[0023]优选的,所述MGC模块包括多级串联的低噪声宽带放大器与数控衰减器。
[0024]优选的,所述低噪声宽带放大器为HMC8411;数控衰减器为七位数控衰减PE43712。
[0025]优选的,所述ZYNQ模块为RF SOC芯片;RF SOC芯片的PS端为ARM处理器与RF数据转换器;ZYNQ模块的PL端为FPGA模块;ARM处理器与FPGA模块之间连接有数据总线。
[0026]本技术能够实现多路模拟数据采集,通过多个SMA接口分别通过MGC模块连接ZYNQ模块的模拟输入端。MGC模块,包括多级串联的低噪声宽带放大器与数控衰减器,能够实现压制整机噪声,低噪放的性能能够提高接收机系统的灵敏度和噪声系数,另外天线接收到的微弱射频信号经过低噪放放大后也便于后端增益控制电路的正常工作。选用低噪声宽带放大器HMC8411,在系统所述100MHz

6GHz频率范围内,具有较佳的增益平坦特性。
[0027]接收的射频信号要经过多级低噪声放大、数控衰减器,每个模块都有固有噪声,前端器件的级联,使两级的噪声都加到系统中,导致噪声功率向输出增长。采用低噪声放大器与数控衰减器组合级联的方式,同样选择低插损的数控衰减器,实现0

60dB的增益控制。依据公式其恶化程度远小于一级放大器的噪声,故系统的噪声系数主要由第一级低噪声放大器的噪声系数决定,0衰减的情况下,理论噪声小于4dB。数控衰减器选用7位数控衰减PE43712。
[0028]ZYNQ模块的PS端连接USB接口、DP83867以太网控制器、eMMC存储器、DDR4存储器;DP83867收发器连接RJ45网络接口。
[0029]ZYNQ模块的PL端通过连接器驱动连接矩形连接器J30J

15ZK,ZYNQ模块的PL端连
接SFP光信号接口。
[0030]ZYNQ模块的PS端的以太网控制器支持GMII、RGMII和SGMII模式。
[0031]如附图4所示,采用一片倍频时钟,产生多种不同频率的时钟,然后用这些时钟进行FANOUT输出多路的方式;再考虑到FPGA的GTY参考输入时钟以及DSP的各种输入时钟对时钟的相位抖动要求较高,选用844N255时钟芯片;在25MHz输入下可产生156.25MHz、125MHz、100MHz、50MHz和25MHz的时钟信号。该芯片的时钟输出优化了周期到周期抖动,具有非常低的相位噪声,适合用作DSP与FPGA高速GTY的时钟。844N255输出的100MHz采用一片ICS85408进行FANOUT,输出8组100MHzLVDS时钟,其中4路本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.多通道射频接口模块,其特征在于,包括多个SMA接口、多个MGC模块、ZYNQ模块、时钟模块、调试及方波输出接口、SFP光信号接口、存储器、网络接口与IO接口;ZYNQ模块设置有模拟输入端与数字输出端;SMA接口通过MGC模块与模拟输入端相连;ZYNQ模块的PL端与调试及方波输出接口相连;ZYNQ模块的PL端与SFP光信号接口相连;ZYNQ模块的PS端与存储器、网络接口、IO接口相连;时钟模块与ZYNQ模块相连。2.根据权利要求1所述多通道射频接口模块,其特征在于,所述调试及方波输出接口包括连接器驱动、矩形连接器;ZYNQ模块的PL端通过连接器驱动与矩形连接器相连。3.根据权利要求1所述多通道射频接口模块,其特征在于,所述时钟模块包括模拟时钟模块与数字时钟模块;模拟时钟模块与ZYNQ模块的PS端相连;数字时钟模块与ZYNQ模块的PL端相连。4.根据权利要求3所述多通道射频接口模块,其特征在于,所述模拟时钟模块包括时钟...

【专利技术属性】
技术研发人员:夏思宇荣彬杰吴东
申请(专利权)人:成都普诺科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1