一种基于FPGA的DisplayportHBR3信号转换装置制造方法及图纸

技术编号:30547698 阅读:17 留言:0更新日期:2021-10-30 13:27
本发明专利技术公开了一种基于FPGA的Displayport HBR3信号转换装置,包括图像数据接收模块、图像数据帧率调节模块;图像数据接收模块用于接收外部的串行图像数据并解码成RGB格式的并行数据;图像数据帧率调节模块存储上述RGB格式的并行数据根据待测Displayport模组进行帧率调节然后输出,并根据待测Displayport模组所需的速率信息获取Displayport信号速率,以及将RGB格式的并行数据转化为与Displayport模组信号速率匹配的Displayport的串行信号,本发明专利技术可以将任意低分辨率的图像数据转换成高刷新率的Displayport高速图像数据,并提供Vcom调节、EDID烧录等功能,所有功能都在一片FPGA内实现,液晶模组测试装置集成度高,节约测试成本,提升测试效率和测试可靠度,提升企业的生产效率及产品合格率。业的生产效率及产品合格率。

【技术实现步骤摘要】
一种基于FPGA的Displayport HBR3信号转换装置


[0001]本专利技术涉及液晶模组的显示和测试
,具体涉及一种基于FPGA(Field-Programmable Gate Array,即现场可编程门阵列)的Displayport HBR3(High Bit Rate 3,8.1Gbps/lane)图形信号转换装置及方法。

技术介绍

[0002]LCD (Liquid Crystal Display,液晶显示器)具有轻薄、耗电低、辐射小、屏幕无闪烁、色彩丰富等优点;液晶模组是LCD的关键组件,传统液晶模组内部的互联信号通常采用LVDS(Low

Voltage Differential Signaling,低压差分信号传输)接口,但LVDS接口只能支持较低的分辨率。为了满足对显示分辨率日益增长的需求,市场上出现了Displayport接口。Displayport接口不仅能够支持超高的分辨率和刷新率,而且能够直接驱动面板,具有更好的电磁兼容性与抗干扰性能,目前具有Displayport接口的液晶模组已广泛应用于现代的平板电脑,笔记本电脑,桌面显示器等中大尺寸电子设备,特别是近年来还出现了大量的超高刷新率的Displayport液晶模组。
[0003]但是,现有的测试装置测试液晶模组时存下以下缺陷 :(1)液晶模组生产商的产线上有大批不带Displayport接口的测试装置,但又不想淘汰现有设备去采购专门的Displayport测试装置或是采购价格昂贵的包含Displayport接口在内的拥有多种图像信号接口的测试装置。
[0004](2)目前市面上的基于FPGA的Displayport测试装置大多只符合Displayport v1.2的协议标准,只满足Displayport v1.2协议规定的固定三种速率,最高速率只支持到HBR2(High Bit Rate 2,5.4Gbps/lane)并且还无法满足EDP(Embedded Displayport)协议里针对低功耗设备的特殊速率和自定义速率;然而目前市面上已经出现大量超高分辨率和超高刷新率的液晶模组,需要符合Displayport v1.4a以及支持EDP(Embedded Displayport) v1.4b协议标准的速率,速率最高为HBR3(High Bit Rate 3,8.1Gbps/lane)的速率,只符合Displayport v1.2的协议标准的设备已无法满足需求。
[0005](3)因此需要研究一种基于FPGA的 Displayport HBR3(High Bit Rate 3,8.1Gbps/lane)信号转换装置,能够将低刷新率的LVDS图像信号转换成高刷新率的Displayport高速图像信号,让液晶模组生产商的产线上有大批不带Displayport接口的测试装置能够利用起来对超大分辨率和超高刷新率的Displayport液晶模组进行测试,降低了成本。

技术实现思路

[0006]针对现有技术存在的不足,本专利技术实施例的目的在于提供一种基于FPGA的Displayport HBR3信号转换装置,可以将任意低分辨率的图像数据转换成高刷新率的Displayport高速图像数据,并提供Vcom调节、EDID烧录等功能,所有功能都在一片FPGA内实现,液晶模组测试装置集成度高,节约测试成本,提升测试效率和测试可靠度,提升企业
的生产效率及产品合格率。
[0007]为实现上述目的,本专利技术提供如下技术方案:一种基于FPGA的Displayport HBR3信号转换装置,包括图像数据接收模块、图像数据帧率调节模块;所述图像数据接收模块用于接收外部的串行图像数据并解码成RGB格式的并行数据;所述图像数据帧率调节模块存储上述RGB格式的并行数据根据待测Displayport模组进行帧率调节然后输出,并根据待测Displayport模组所需的速率信息获取Displayport信号速率,以及将所述RGB格式的并行数据转化为与所述Displayport模组信号速率匹配的Displayport的串行信号。
[0008]作为本专利技术进一步的方案,还包括Displayport信号协议层编码模块,所述Displayport信号协议层编码模块包括AUX模块,连接待测Displayport模组以获取待测Displayport模组的速率信息。
[0009]作为本专利技术进一步的方案,所述Displayport信号协议层编码模块连接有Displayport物理层发送模块,所述Displayport物理层发送模块包括高速串化器和串化速率配置单元。
[0010]作为本专利技术进一步的方案,还包括寄存器配置模块、图像时序生成模块、中央处理器模块、图像参数接收模块、图像数据帧率调节模块,所述中央处理器模块控制接收外部设备传送的各项图像参数并存储在中央处理器模块的缓存中,然后控制寄存器配置模块进行配置。
[0011]作为本专利技术进一步的方案,所述图像数据接收模块根据寄存器配置模块将接收到的LVDS图像数据解码成RGB图像数据;图像数据帧率调节模块接收低帧率的RGB数据并存储到外挂的DDR SDRAM存储颗粒,所述图像时序生成模块接收寄存器配置模块接收到的对应Displayport模组分辨率类型的寄存器生成时序控制信号。
[0012]作为本专利技术进一步的方案,所述图像数据帧率调节模块根据图像时序生成模块输出的时序控制信号将接收到的RGB数据从DDR SDRAM存储颗粒中取出来完成帧率调节处理操作,然后传输给Displayport信号协议层编码模块。
[0013]作为本专利技术进一步的方案,所述Displayport信号协议层编码模块将接收到的RGB数据和时序控制信号编码成Displayport协议格式的数据包,所述Displayport物理层发送模块接收Displayport信号协议层编码模块输出的Displayport协议格式的数据包,并根据Displayport信号协议层编码模块中的AUX通信接口得到的通道数及速率信息生成速率匹配的Displayport串行信号,从而完成Displayport模组显示图像画面测试。
[0014]作为本专利技术进一步的方案,所述中央处理器模块控制图像参数接收模块接收外部设备传送的各项图像参数并存储在中央处理器模块的缓存中,控制Displayport信号协议层编码模块中的AUX通信模块进行Displayport模组的VCOM调节和EDID烧录。
[0015]本专利技术通过中央处理器模块控制Displayport信号协议层编码模块中的AUX通信接口跟模组通信得到待测模组的数据位宽,通道数及速率信息;Displayport物理层发送模块接收Displayport信号协议层编码模块输出的Displayport协议格式的数据包,并根据Displayport信号协议层编码模块中的AUX通信接口得到的通道数及速率信息生成速率匹配的Displayport串行信号,串化速率最高可配置为H本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种基于FPGA的Displayport HBR3信号转换装置,其特征在于,包括图像数据接收模块、图像数据帧率调节模块;所述图像数据接收模块用于接收外部的串行图像数据并解码成RGB格式的并行数据;所述图像数据帧率调节模块存储上述RGB格式的并行数据根据待测Displayport模组进行帧率调节然后输出,并根据待测Displayport模组所需的速率信息获取Displayport信号速率,以及将所述RGB格式的并行数据转化为与所述Displayport模组信号速率匹配的Displayport的串行信号。2.如权利要求1的一种基于FPGA的Displayport HBR3信号转换装置,其特征在于,还包括Displayport信号协议层编码模块,所述Displayport信号协议层编码模块包括AUX模块,连接待测Displayport模组以获取待测Displayport模组的速率信息。3.如权利要求2的一种基于FPGA的Displayport HBR3信号转换装置,其特征在于,所述Displayport信号协议层编码模块连接有Displayport物理层发送模块,所述Displayport物理层发送模块包括高速串化器和串化速率配置单元。4.如权利要求1的一种基于FPGA的Displayport HBR3信号转换装置,其特征在于,还包括寄存器配置模块、图像时序生成模块、中央处理器模块、图像参数接收模块,所述中央处理器模块控制接收外部设备传送的各项图像参数并存储在中央处理器模块的缓存中,然后控制寄存器配置模块进行配置。5.如权利要求4的一种基于FPGA的Displayport HBR3信号转换装置,其特征在于,...

【专利技术属性】
技术研发人员:赵勇邹峰胡琨汤韬略
申请(专利权)人:武汉帆茂电子科技有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1