一种提高AD转换效率的方法、系统、电子设备及介质技术方案

技术编号:30513011 阅读:14 留言:0更新日期:2021-10-27 22:55
本申请公开了一种提高AD转换效率的方法、系统、电子设备及介质,文档信息汇总方法包括:数据初始化步骤:处理器分别初始化AD转换芯片;AD转换启动步骤:所述处理器根据AD转换预设间隔时间启动多个通道的AD转换;数据采集步骤:所述处理器监听到多个所述通道的AD转换完成标志后,采集多个所述通道的AD转换结果;数据处理步骤:所述处理器根据所述AD转换结果将多个所述通道的AD转换间隔时间控制在所述AD转换预设间隔时间内。本发明专利技术通过模数转换模块使用多通道的AD接单通道模拟数据,在不降低转换精度的前提下,使用增加AD转换通道,通过程序控制,可以提高转换速度的方法。可以提高转换速度的方法。可以提高转换速度的方法。

【技术实现步骤摘要】
一种提高AD转换效率的方法、系统、电子设备及介质


[0001]本申请涉及电子秤模数转换
,尤其涉及一种提高AD转换效率的方法、系统、电子设备及介质。

技术介绍

[0002]市场上众多电子秤都会用到模数转换模块,上述的模数转换模块都是使用的单AD通道接单通道模拟数据,这个模式下AD转换的效率,取决于AD芯片的转换效率,对于同一个AD芯片,想要提高速度,只能通过降低转换精度来实现。因而通过现有技术在不降低AD转换精度的前提下无法提高AD转换效率。

技术实现思路

[0003]本申请实施例提供了一种提高AD转换效率的方法、系统、电子设备及介质,以至少通过本专利技术解决了AD转换过程中降低AD转换精度来提高AD转换效率等问题。
[0004]本专利技术提供了提高AD转换效率的方法,包括:
[0005]数据初始化步骤:处理器分别初始化AD转换芯片;
[0006]AD转换启动步骤:所述处理器根据AD转换预设间隔时间启动多个通道的AD转换;
[0007]数据采集步骤:所述处理器监听到多个所述通道的AD转换完成标志后,采集多个所述通道的AD转换结果;
[0008]数据处理步骤:所述处理器根据所述AD转换结果将多个所述通道的AD转换间隔时间控制在所述AD转换预设间隔时间内。
[0009]上述的提高AD转换效率的方法中,所述数据初始化步骤包括,所述处理器分别初始化多个所述通道的AD转换芯片。
[0010]上述的提高AD转换效率的方法中,其特征在于,所述数据采集步骤包括,所述处理器监听到多个所述通道的所述AD转换完成标志后,根据所述预设间隔时间的时间顺序,采集多个所述通道的所述AD转换结果。
[0011]上述的提高AD转换效率的方法中,所述数据处理步骤包括,将所述AD转换结果转存到所述处理器的缓存队列后,所述处理器根据所述AD转换结果,通过软件将多个所述通道的所述AD转换间隔时间控制在所述AD转换预设间隔时间内。
[0012]本专利技术还提供提高AD转换效率的系统,其中,适用于上述所述的提高AD转换效率的方法,所述提高AD转换效率的系统包括:
[0013]数据初始化单元:处理器分别初始化AD转换芯片;
[0014]AD转换启动单元:所述处理器根据AD转换预设间隔时间启动多个通道的AD转换;
[0015]数据采集单元:所述处理器监听到多个所述通道的AD转换完成标志后,采集多个所述通道的AD转换结果;
[0016]数据处理单元:所述处理器根据所述AD转换结果将多个所述通道的AD转换间隔时间控制在所述AD转换预设间隔时间内。
[0017]上述的提高AD转换效率的系统中,所述数据初始化单元中所述处理器分别初始化多个所述通道的AD转换芯片。
[0018]上述的提高AD转换效率的系统中,所述处理器监听到多个所述通道的所述AD转换完成标志后,根据所述预设间隔时间的时间顺序,通过所述数据采集单元采集多个所述通道的所述AD转换结果。
[0019]上述的提高AD转换效率的系统中,将所述AD转换结果转存到所述处理器的缓存队列后,所述处理器根据所述AD转换结果,在所述数据处理单元中通过软件将多个所述通道的所述AD转换间隔时间控制在所述AD转换预设间隔时间内。
[0020]本专利技术还提供一种电子设备,包括存储器、处理器以及存储在所述存储器上并可在所述处理器上运行的计算机程序,其特征在于,所述处理器执行所述计算机程序时实现上述任一项所述的提高AD转换效率的方法。
[0021]本专利技术还提供一种电子设备可读存储介质,所述电子设备可读存储介质上存储有计算机程序指令,所述计算机程序指令被所述处理器执行时实现上述任一项所述的提高AD转换效率的方法。
[0022]相比于相关技术,本专利技术提出的一种提高AD转换效率的方法、系统、电子设备及介质,数转换模块使用多通道的AD接单通道模拟数据,在不降低转换精度的前提下,使用增加AD转换通道,通过程序控制,可以提高转换速度。
[0023]本申请的一个或多个实施例的细节在以下附图和描述中提出,以使本申请的其他特征、目的和优点更加简明易懂。
附图说明
[0024]此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
[0025]图1是根据本申请实施例的提高AD转换效率的方法流程图;
[0026]图2是根据本申请实施例的硬件框架图;
[0027]图3为本专利技术的文档信息汇总系统的结构示意图;
[0028]图4是根据本申请实施例的电子设备的框架图。
[0029]其中,附图标记为:
[0030]数据初始化单元:51;
[0031]AD转换启动单元:52;
[0032]数据采集单元:53;
[0033]数据处理单元:54;
[0034]总线:80;
[0035]处理器:81;
[0036]存储器:82;
[0037]通信接口:83。
具体实施方式
[0038]为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对
本申请进行描述和说明。应当理解,此处所描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。基于本申请提供的实施例,本领域普通技术人员在没有作出创造性劳动的前提下所获得的所有其他实施例,都属于本申请保护的范围。
[0039]显而易见地,下面描述中的附图仅仅是本申请的一些示例或实施例,对于本领域的普通技术人员而言,在不付出创造性劳动的前提下,还可以根据这些附图将本申请应用于其他类似情景。此外,还可以理解的是,虽然这种开发过程中所作出的努力可能是复杂并且冗长的,然而对于与本申请公开内容相关的本领域的普通技术人员而言,在本申请揭露的
技术实现思路
基础上进行的一些设计,制造或者生产等变更只是常规的技术手段,不应当理解为本申请公开的内容不充分。
[0040]在本申请中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本申请的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域普通技术人员显式地和隐式地理解的是,本申请所描述的实施例在不冲突的情况下,可以与其它实施例相结合。
[0041]除非另作定义,本申请所涉及的技术术语或者科学术语应当为本申请所属
内具有一般技能的人士所理解的通常意义。本申请所涉及的“一”、“一个”、“一种”、“该”等类似词语并不表示数量限制,可表示单数或复数。本申请所涉及的术语“包括”、“包含”、“具有”以及它们任何变形,意图在于覆盖不排他的包含;例如包含了一系列步骤或模块(单元)的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可以还包括没有列出的步骤或单元,或可以还包括对于这些过程、方法、产品或设备固有的其它步骤或单本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种提高AD转换效率的方法,其特征在于,包括:数据初始化步骤:处理器分别初始化AD转换芯片;AD转换启动步骤:所述处理器根据AD转换预设间隔时间启动多个通道的AD转换;数据采集步骤:所述处理器监听到多个所述通道的AD转换完成标志后,采集多个所述通道的AD转换结果;数据处理步骤:所述处理器根据所述AD转换结果将多个所述通道的AD转换间隔时间控制在所述AD转换预设间隔时间内。2.根据权利要求1所述的提高AD转换效率的方法,其特征在于,所述数据初始化步骤包括,所述处理器分别初始化多个所述通道的AD转换芯片。3.根据权利要求1所述的提高AD转换效率的方法,其特征在于,所述数据采集步骤包括,所述处理器监听到多个所述通道的所述AD转换完成标志后,根据所述预设间隔时间的时间顺序,采集多个所述通道的所述AD转换结果。4.根据权利要求1所述的提高AD转换效率的方法,其特征在于,所述数据处理步骤包括,将所述AD转换结果转存到所述处理器的缓存队列后,所述处理器根据所述AD转换结果,通过软件将多个所述通道的所述AD转换间隔时间控制在所述AD转换预设间隔时间内。5.一种提高AD转换效率的系统,其特征在于,适用于上述权利要求1至4中任一项所述的提高AD转换效率的方法,所述提高AD转换效率的系统包括:数据初始化单元:处理器分别初始化AD转换芯片;AD转换启动单元:所述处理器根据AD转换预设间...

【专利技术属性】
技术研发人员:刘福利李平
申请(专利权)人:青岛中科英泰商用系统股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1