一种低功耗宽分频比整数分频器制造技术

技术编号:30467166 阅读:11 留言:0更新日期:2021-10-24 19:15
本实用新型专利技术公开了一种低功耗宽分频比整数分频器,包括选择控制逻辑101、三级不同分频比的分频器102~104以及输出控制逻辑105;其中,第一级分频器由5级2/3双模分频器级联形成,第二级分频器由4/5双模预分频器和7位脉冲吞咽计数器形成;第三极分频器由8/9双模预分频器和9位脉冲吞咽计数器形成。本实用新型专利技术采用三级覆盖不同范围的分频器独立工作实现宽分频比,总分频比可达到16~4607,可应用于宽频率覆盖范围频率综合器。频率覆盖范围频率综合器。频率覆盖范围频率综合器。

【技术实现步骤摘要】
一种低功耗宽分频比整数分频器


[0001]本技术涉及分频
,特别涉及一种低功耗宽分频比整数分频器。

技术介绍

[0002]现有技术中频率综合器其主要由晶振、鉴频鉴相器、电荷泵、环路滤波器、压控振荡器、自动频率校准器和分频器等组成。其中,可编程分频器是频率综合器的重要部分。分频器的分频范围决定了频率综合器的输出频率覆盖范围。
[0003]可编程分频器发展至今,脉冲吞咽型和2/3双模分频单元级联型已经成为最常用的结构。脉冲吞咽型结构就是基于预分频器和脉冲吞咽计数器的分频器结构,该结构的工作速度与计数器紧密相关,计数器主要由触发器构成,随着工艺的进步和结构的改进,触发器的工作速度不断提高,该结构的最高工作频率也不断增大,但该结构的分频器内部信号反馈回路较长,结构重复性低,复用性较差,且能实现的最小分频比较大,若某些频率综合器需要实现很小的分频比,该结构就难以适用。对于2/3双模分频单元级联型结构,主要由完全相同的2/3双模分频单元级联得到,复用性很好,结构也很简单,内部信号反馈回路很短,可以实现很高的工作频率,但该结构能实现的分频比范围很有限。

技术实现思路

[0004]本技术提供了一种低功耗宽分频比的整数分频器,用于解决频率综合器中用单级分频器无法实现超大分频范围且功耗较大的问题,尽量减少了频率综合器的功耗,增加了分频器的覆盖范围,提高了芯片的竞争力。
[0005]本技术采用的技术方案为:
[0006]一种低功耗宽分频比整数分频器,包括选择控制模块、三级不同分频比的分频器以及输出控制模块;选择控制模块的信号输入端口与外部相连,选择信号输出端口分别与第一至第三级分频器的选择信号输入端口相连,用于选择其中一级分频器进行工作;第一至第三级分频器的控制字输入端口分别与外部相连,分频信号输出端口分别与输出控制模块的分频信号输入端口相连,用于将信号按照预定的分频比进行分频;输出控制模块的分频信号输出端口与外部相连,用于输出所选分频器的分频信号。
[0007]进一步的,第一级分频器由多个2/3双模分频器级联形成。
[0008]进一步的,第一级分频器还包括使能模块电路,使能模块电路设置在其中两个级联的2/3双模分频器之间,使能模块电路包括与门和非门,非门的输入端连接其中一个2/3双模分频器的输出端,非门的输出端连接与门的一个输入端,与门的另一个输入端连接控制字,与门的输出端连接另外一个2/3双模分频器的输入端。
[0009]进一步的,2/3双模分频器包括两个触发器、两个与门和一个与非门;第一个触发器的输出端连接第一个与门的输入端,第一个与门的另一个输入端连接控制字中的模值选择信号ModeIn,第一个与门的输出端连接第二个触发器的输入端;第二个触发器的输出端连接与非门的一个输入端,与非门的另一个输入端连接控制字中的可编程控制信号P,与非
门的输出端连接第二个与门的输入端;第二个与门的另一个输入端连接第一个触发器的反向输出端,第二个与门的输出端连接第一个触发器的输入端;两个触发器的时钟连接到选择控制模块的输出,两个触发器的复位端连接到同一个外部复位信号RSTN。
[0010]进一步的,第二级和第三级分频器均包括前置双模预分频器、脉冲吞咽计数器和可编程分频器状态机;可编程分频器状态机的控制字输入端口和分频信号f
OUT
输出端口分别与外部相连,复位信号输出端口与脉冲吞咽计数器的复位信号输入端口相连,预分频后时钟信号输入端口与前置双模预分频器的预分频后时钟信号输出端口相连,前置预分频模值控制信号MC输出端口与前置双模预分频器的MC信号输入端口相连,计数值输入端口与脉冲吞咽计数器的计数值输出端口相连,前置双模预分频器的信号f
vco
输入端口与选择控制逻辑的选择信号输出端口相连,预分频后时钟信号输出端口分别与脉冲吞咽计数器和可编程分频器状态机的预分频后时钟信号输入端口相连;脉冲吞咽计数器的计数值输出端口与可编程分频器状态机的计数值输入端口相连,复位信号输入端口与可编程分频器状态机的复位信号输出端口相连。
[0011]进一步的,第二级分频器的前置双模预分频器为4/5双模预分频器,脉冲吞咽计数器为7位;第三极分频器的前置双模预分频器为8/9双模预分频器,脉冲吞咽计数器为9位。
[0012]与传统多模分频方案相比,本技术具有以下优点:
[0013]1.第一级采用多级2/3分频,使得最小分频比小,不受限于双模可编程分频器的PN+S的最小分频比限制;芯片版图面积小,由于结构中没有计数器,工作频率较高。
[0014]2.采用单端CMOS逻辑分频单元,功耗仅为差分CMOS结构的1/4,可以有效降低分频器功耗,且噪声容限大,抗干扰能力强。
[0015]3.采用三级覆盖不同范围的分频器独立工作实现宽分频比,总分频比可达到16~4607。可应用于宽频率覆盖范围频率综合器。
附图说明
[0016]图1为本技术的系统框图;
[0017]图2为本技术实例电路中扩展分频比结构的第一级分频器;
[0018]图3为本技术实例电路中2/3双模分频器;
[0019]图4为本技术实例电路中第二级和第三极分频器的架构示意图。
具体实施方式
[0020]下面结合附图对本技术作进一步解释说明。
[0021]本技术所示出的细节仅作为示例为了优选实施例的说明性讨论的目的,并且为了提供被认为是对本公开的各种实施例的原理和概念方面最有用并且容易理解的描述而呈现。
[0022]如图1所示,一种低功耗宽分频比整数分频器,包括选择控制逻辑101、三级不同分频比的分频器102~104以及输出控制逻辑105;其中,本实施例第一级分频器由5级2/3双模分频器201~205级联形成,第二级分频器由4/5双模预分频器和7位脉冲吞咽计数器形成;第三极分频器由8/9双模预分频器和9位脉冲吞咽计数器形成。
[0023]该分频器的各级工作原理如下:
[0024]当可编程控制位P和ModeIn均为高电平时,2/3双模分频器进行3分频,否则进行2分频。当可编程控制位P0~P
n
‑1全部为0时,每级2/3双模分频器都进行2分频,总的分频比即为2
n
;当P0~Pn

1全部为1时,分频比达到最大,分频比为2
(n+1)

1。
[0025]因此,n级2/3分频单元级联的分频器分频范围为2
n
~2
(n+1)

1。
[0026]为了扩展分频比范围,满足项目要求,本设计采用基于级联分频器的分频比扩展方案。
[0027]如图2所示,该结构在最高的单元级间插入了使能逻辑电路,使得级联分频器的级数可以调整。
[0028]对于含有m级扩展的n级2/3双模分频单元级联分频器,其最低分频比可以扩展到2
n

m本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种低功耗宽分频比整数分频器,其特征在于,包括选择控制模块、三级不同分频比的分频器以及输出控制模块;选择控制模块的信号输入端口与外部相连,选择信号输出端口分别与第一至第三级分频器的选择信号输入端口相连,用于选择其中一级分频器进行工作;第一至第三级分频器的控制字输入端口分别与外部相连,分频信号输出端口分别与输出控制模块的分频信号输入端口相连,用于将信号按照预定的分频比进行分频;输出控制模块的分频信号输出端口与外部相连,用于输出所选分频器的分频信号。2.根据权利要求1所述的低功耗宽分频比整数分频器,其特征在于,第一级分频器由多个2/3双模分频器级联形成。3.根据权利要求2所述的低功耗宽分频比整数分频器,其特征在于,第一级分频器还包括使能模块电路,使能模块电路设置在其中两个级联的2/3双模分频器之间,使能模块电路包括与门和非门,非门的输入端连接其中一个2/3双模分频器的输出端,非门的输出端连接与门的一个输入端,与门的另一个输入端连接控制字,与门的输出端连接另外一个2/3双模分频器的输入端。4.根据权利要求2或3所述的低功耗宽分频比整数分频器,其特征在于,2/3双模分频器包括两个触发器、两个与门和一个与非门;第一个触发器的输出端连接第一个与门的输入端,第一个与门的另一个输入端连接控制字中的模值选择信号ModeIn,第一个与门的输出端连接第二个触发器的输入端;第二个触发器的输出端连接与非门的一个输入端,与非门的另一个输入端连接控制字中的可编程控制信号P,与非门的输...

【专利技术属性】
技术研发人员:曲明杨格亮赵建欣杨婷马迅黎飞王欢苗澎
申请(专利权)人:中国电子科技集团公司第五十四研究所
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1