显示器的计数器计数值稳定电路制造技术

技术编号:3034841 阅读:170 留言:0更新日期:2012-04-11 18:40
一种显示器的计数器计数值稳定电路,属于显示器技术。它包括输入c1r信号并延迟两个时钟分别得到c1r-d1和c1r-d2的两个D触发器,以c1r-d2为清零信号的计数器,输入计数器的输出信号和c1r信号、输出cntf2的依次连接的三个D触发器,输入计数器的输出信号和c1r-d1信号、输出cntf1的依次连接的两个D触发器,输入计数器的输出信号和c1r-d2信号、输出cnt的D触发器,分别与cntf2、cntf1和cnt连接的三个比较器,将三个比较器的输出相与的与门以及与与门的输出端连接的D触发器。它可消除计数器计数值不稳定状态,电路简单,占用硬件资源少,系统工作速度快。它可广泛应用于显示器等的计数器计数值消除正负一偏差的电路中。(*该技术在2013年保护过期,可自由使用*)

Counter counting value stabilizing circuit for display

The utility model relates to a counter counting value stabilizing circuit of a display. It includes the C1r input signal and a delay of two clock two D triggers C1rd1 and C1rd2 respectively, to C1rd2 to counter reset signal input, the counter output signal and the C1r signal output, CNT F2 connected to the three D trigger input counter output signal and the output signal of the F1 CNT, C1rd1 connected to the two D flip-flop, D flip-flop input counter output signal and the output signal C1rd2, CNT, respectively, three and CNT F2 of the comparator is connected to the F1, CNT and CNT, the output and the three comparator gate and and gate is connected to the D trigger. The utility model can eliminate the unstable state of the counter value, the circuit is simple, the hardware resource is little, and the working speed of the system is fast. The utility model can be widely used in the circuit of the counter value of the display and the like to eliminate the positive and negative deviation. \ue5cf

【技术实现步骤摘要】

本技术属于显示器
,更具体地说涉及显示器的计数器计数值稳定电路的改进。
技术介绍
在电路设计中,经常涉及跨时钟域的问题。如果计数器的清零信号与计数时钟或者计数触发信号处在不同的时钟域,就有可能导致计数值不稳定,使整个电路不能正常工作。这就需要添加一些特别的电路,其作用是使计数值保持在一个稳定状态。已往常见的处理方法是使用减法器和比较器来实现。但是减法器(比较器也相当于减法器)占用的硬件资源比较多,电路复杂,而且系统的工作速度较慢。本技术的目的,就在于根据计数器的计数值具有连续性的特点,设计一种可消除计数器计数值不稳定状态消除计数值的正负一偏差的,结构简单,占用的硬件资源较少,系统的工作速度较快的显示器的计数器计数值稳定电路。
技术实现思路
为了达到上述目的,本技术包括输入clr信号并延迟两个时钟分别得到clr-d1和clr-d2的两个D触发器,以clr-d2为清零信号的计数器,输入计数器的输出信号和clr信号、输出cnt f2的依次连接的三个D触发器,输入计数器的输出信号和clr-d1信号、输出cnt f1的依次连接的两个D触发器,输入计数器的输出信号和clr-d2信号、输出cnt的D触发器,分别与cnt f2、cnt f1和cnt连接的三个比较器,将三个比较器的输出相与的与门以及与与门的输出端连接的D触发器。本技术的工作原理如下假定有一串以Clr_d2为清零信号的计数器的值,由于某种原因,每次Data_cur的值都可能发生正负一的差异。为了消除这一影响,保证从计数器得到一个稳定的结果值,取出清零前的连续三个数Data_pre、Data_mid和Data_cur。只要结果值与这三个数值中之一相等,则认为没有变化,保持当前结果;如果与这三个数值中任意一个都不相等,取Data_mid值为新的结果值。这样就实现容许计数器的计数值可以有正负一的偏差,结果值保持不变。本技术的任务就是这样完成的。本技术根据计数器的计数值具有连续性的特点,设计了一种可消除计数器计数值不稳定状态、消除计数值的正负一偏差的,结构简单,占用的硬件资源少,系统的工作速度快的显示器的计数器计数值稳定电路。它可广泛应用于显示器等的计数器计数值消除正负一偏差的电路中。附图说明图1为本技术的电路原理图。图2为其原理示意图。具体实施方式实施例1.一种显示器的计数器计数值稳定电路,如图1~2所示。它包括输入clr信号并延迟两个时钟分别得到clr-d1和clr-d2的两个D触发器1和2,以clr-d2为清零信号的计数器3,输入计数器3的输出信号和clr信号、输出cnt f2的依次连接的三个D触发器4、5和6,输入计数器3的输出信号和clr-d1信号、输出cnt f1的依次连接的两个D触发器7和8,输入计数器3的输出信号和clr-d2信号、输出cnt的D触发器9,分别与cnt f2、cntf1和cnt连接的三个比较器10,将三个比较器10的输出相与的与门11以及与与门11的输出端连接的D触发器12。本实施例首先把clr信号延迟两个时钟,得到clr_d1和clr_d2。以clr_d2为计数器3(pixelcnt)的清零信号。用clr、clr_d1和clr_d2取出清零前的连续三个计数值,并对其比较。只要三个计数值之一有一个与之相等,则保持cnt_value不变;如果没有一个计数值与之相等,则cnt_value等于clr_d1取出的值。这样就利用几个D触发器和三个等式运算(由一些异或或者同或门构成)实现了允许计数器3的计数值有正负一的差异,保证了结果的稳定性。实施例1可消除计数器计数值的不稳定状态,电路简单,占用的硬件资源少,系统的工作速度快。它可广泛应用于显示器等的计数器计数值消除正负一偏差的电路中。本文档来自技高网...

【技术保护点】
一种显示器的计数器计数值稳定电路,其特征在于它包括输入c1r信号并延迟两个时钟分别得到c1r-d1和c1r-d2的两个D触发器,以c1r-d2为清零信号的计数器,输入计数器的输出信号和c1r信号、输出cntf2的依次连接的三个D触发器,输入计数器的输出信号和c1r-d1信号、输出cntf1的依次连接的两个D触发器,输入计数器的输出信号和c1r-d2信号、输出cnt的D触发器,分别与cntf2、cntf1和cnt连接的三个比较器,将三个比较器的输出相与的与门以及与与门的输出端连接的D触发器。

【技术特征摘要】
1.一种显示器的计数器计数值稳定电路,其特征在于它包括输入clr信号并延迟两个时钟分别得到clr-d1和clr-d2的两个D触发器,以clr-d2为清零信号的计数器,输入计数器的输出信号和clr信号、输出cnt f2的依次连接的三个D触发器,输入计数器...

【专利技术属性】
技术研发人员:刘志恒战嘉瑾丁勇陈永强何云鹏缪建兵
申请(专利权)人:海信集团有限公司
类型:实用新型
国别省市:95[中国|青岛]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术
  • 暂无相关专利