一种基于labview调用vivado-tcl脚本自动化测试方法技术

技术编号:30318853 阅读:12 留言:0更新日期:2021-10-09 23:23
本发明专利技术公开一种基于labview调用vivado

【技术实现步骤摘要】
一种基于labview调用vivado

tcl脚本自动化测试方法


[0001]本专利技术涉及数字电路及自动化测试
,特别涉及一种基于labview调用vivado

tcl脚本自动化测试方法。

技术介绍

[0002]通信、消费电子、汽车电子是FPGA下游存量应用场景,市场规模持续增长。由于相对于ASIC具有的三方面优势:灵活性、上市时间、成本,FPGA的下游应用场景较为丰富,包括ASIC原型设计、汽车电子、收发器、消费电子、数据中心、高性能计算、工业、医疗、测试/测量、有线/无线通信等。Tcl(读作TIckle)诞生于80年代的加州大学伯克利分校,作为一种简单高效可移植性好的脚本语言,目前已经广泛应用在几乎所有的EDA工具中。Tcl的最大特点就是其语法格式极其简单甚至可以说僵化,采用纯粹的[命令 选项 参数]形式,是名副其实的“工具命令语言”(即Tcl的全称Tool Command Language)。
[0003]FPGA程序下载需要使用专用仿真器与硬件电路中的JTAG进行互联,完成程序的下载或更新,因此JTAG接口功能就尤为重要。通常由设计人员完成JTAG接口功能验证,当产品进行批量化生产时,人工操作就无法提高产品测试效率,成本居高不下。

技术实现思路

[0004]本专利技术的目的在于提供一种基于labview调用vivado

tcl脚本自动化测试方法,以解决
技术介绍
中的问题。
[0005]为解决上述技术问题,本专利技术提供了一种基于labview调用vivado

tcl脚本自动化测试方法,包括:步骤一、创建vivado

tcl脚本;步骤二、创建bat脚本,通过所述bat脚本将调用vivado

tcl脚本,实现FPGA代码自动化烧录;步骤三、labview通过执行系统命令完成bat

>vivado

tcl功能实现;步骤四、上位机完成产品整体指标、功能验证。
[0006]可选的,所述vivado

tcl脚本支持多产品依次测试,所述vivado

tcl脚本包含本项目所需功能,本项目完成JTAG接口功能测试、完成FPGA代码烧录。
[0007]可选的,所述步骤一中,根据FPGA型号、工程路径完成vivado

tcl脚本的创建;在Windows界面下,开始

>运行,输入cmd,输入“vivado
ꢀ‑
modebatch
ꢀ‑
source tcl_sample.tcl”,完成vivado

tcl脚本和JTAG接口功能验证;启动上位机软件完成产品整体指标、功能测试。
[0008]可选的,所述步骤二中,将“vivado
ꢀ‑
modebatch
ꢀ‑
source tcl_sample.tcl”写入到自动化脚本文件中,通过bat脚本文件进行自动化烧录,方便上位机调用。
[0009]可选的,所述步骤三中,labview通过执行系统命令完成bat

>vivado

tcl调用,实现一键下载。
[0010]可选的,所述步骤四中,上位机通过USB与下位机进行指令、数据交互,主要完成SNR、IO、电压电流、BIT状态、USB速率的功能测试,并输出测试结论及报表。
[0011]在本专利技术提供的基于labview调用vivado

tcl脚本自动化测试方法中,创建vivado

tcl脚本;创建bat脚本,通过所述bat脚本将调用vivado

tcl脚本,实现FPGA代码自动化烧录;labview通过执行系统命令完成bat

>vivado

tcl功能实现;上位机完成产品整体指标、功能验证。本专利技术既解决了批量生产中JTAG接口功能验证、又实现FPGA文件自动化下载及指标的自动化测试;一键化自动测试,节省了测试时间,提高了测试效率,减小了操作人员的工作量,降低工作的复杂性。
附图说明
[0012]图1是处理分组件测试系统框图;图2是处理分组件测试流程图;图3是处理分组件详细测试图;图4是处理分组件测试软件界面;图5是批处理命令;图6是FPGA

tcl代码。
具体实施方式
[0013]以下结合附图和具体实施例对本专利技术提出的一种基于labview调用vivado

tcl脚本自动化测试方法作进一步详细说明。根据下面说明和权利要求书,本专利技术的优点和特征将更清楚。需说明的是,附图均采用非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本专利技术实施例的目的。
[0014]实施例一图1为处理分组件测试系统框图,包含硬件和软件两部分,硬件包括PC机、测试盒及待测产品;待测产品主要由FPGA电路、AD采样电路、锁相环电路、电平转换电路、422总线电路、离散信号采集电路及LVDS输出电路等组成;上位机通过USB HUB连接4只待测产品,测试盒可以同时支持4只产品的测试。软件包括:vivado、labview及matlab(dll库)等;其中labview是一种程序开发环境。测试流程由测试设备发起,测试结果由测试设备判断,测试设备将测试结果通过RS485接口将测试数据上传给上位机,最终由上位机显示测试结果。
[0015]图2为处理分组件测试流程图。测试流程主要分为两部分,一、上位机点击FPGA一键烧录按钮,labview通过系统命令调用自动化脚本,引导vivado

tcl脚本命令进行FPGA代码烧录,批量烧录完成后,对被测产品重新上电,PID、VID能正确识别则代表烧录成功,以此证明JTAG接口功能正常;二、通过外部输入激励信号,运行自动化测试按钮,完成其他功能测试、验证并生成测试报表。
[0016]图3为处理分组件详细测试图。USB

hub连接PC机与仿真器,进行FPGA代码烧录;测试盒与测试盒通过485总线互联至PC机端口,测试盒与测试盒槽位共同决定USB VID编号,各一个字节,测试盒通过跳线帽设置测试盒编号(例 h

01),一块测试盒可以测试四块产品,由FPGA分配固定编号(分别表示h

01、h

02 、h

03、 h

04)。上位机通过PID VID完成产品在线状态检测,并完成后续功能测试。
[0017]图4为处理分组件测试软件界面,测试软件按功能分为控制区、显示区、测试结果;控制区支持手动测试、自动测试两种模式,具备USB速率测试、循环上下电、高低电平、偏置电本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种基于labview调用vivado

tcl脚本自动化测试方法,其特征在于,包括:步骤一、创建vivado

tcl脚本;步骤二、创建bat脚本,通过所述bat脚本将调用vivado

tcl脚本,实现FPGA代码自动化烧录;步骤三、labview通过执行系统命令完成bat

>vivado

tcl功能实现;步骤四、上位机完成产品整体指标、功能验证。2.如权利要求1所述的基于labview调用vivado

tcl脚本自动化测试方法,其特征在于,所述vivado

tcl脚本支持多产品依次测试,所述vivado

tcl脚本包含本项目所需功能,本项目完成JTAG接口功能测试、完成FPGA代码烧录。3.如权利要求2所述的基于labview调用vivado

tcl脚本自动化测试方法,其特征在于,所述步骤一中,根据FPGA型号、工程路径完成vivado

tcl脚本的创建;在Windows界面下,开始

&gt;运行,输入cmd,输入“vivado<...

【专利技术属性】
技术研发人员:钱宏文刘继祥刘会廖明勋
申请(专利权)人:中国电子科技集团公司第五十八研究所
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1