数字控制信号生成电路及电子设备制造技术

技术编号:30105390 阅读:15 留言:0更新日期:2021-09-18 09:13
一种数字控制信号生成电路及电子设备,属于电子技术领域,通过通用输出电路将第一数字信号转换为第二数字信号以驱动上下拉电路;上下拉电路根据第二数字信号将上下拉电路的输出端进行上拉或者下拉以改变上下拉电路的输出端的电平状态,或者将上下拉电路的输出端既不上拉也不下拉,使上下拉输出处于高阻态;由于可以改变上下拉电路的输出端的电平状态,对有不同复位电平或上电启动逻辑电平需求的微处理器,仅需开发一个数字控制信号生成电路(一个芯片),即可以达到同时支持不同类型的上述微处理器芯片的目的,降低了开发成本,同时便于生产和和库存管理。便于生产和和库存管理。便于生产和和库存管理。

【技术实现步骤摘要】
数字控制信号生成电路及电子设备


[0001]本申请属于电子
,尤其涉及一种数字控制信号生成电路及电子设备。

技术介绍

[0002]不同公司出品的微处理器芯片会采用不同的数字控制信号进行复位或上电启动。有些芯片要求这上电启动信号和复位信号平时处在低电平,需要复位或上电启动时为高电平;有些芯片正好相反,要求这上电启动信号和复位信号平时处在高电平而在需要复位或上电启动时为低电平。现有方案为了配合这两种不同的芯片,上电启动信号生成电路或复位信号生成电路需要配置两颗不同的芯片,其缺点是会增加开发成本和流片成本,同时给生产和和库存管理带来麻烦。
[0003]故亟待提供一种数字控制信号生成电路,以支持上述两种不同的数字信号电平的输出。

技术实现思路

[0004]本申请的目的在于提供一种数字控制信号生成电路及电子设备,以实现兼容高电平和低电平两种不同的数字信号电平输出。
[0005]本申请实施例提供了一种数字控制信号生成电路,包括从机,所述从机包括:通用输出电路,配置为将第一数字信号转换为第二数字信号以驱动上下拉电路;所述上下拉电路,与所述通用输出电路连接,配置为根据所述第二数字信号将所述上下拉电路的输出端进行上拉或者下拉以改变所述上下拉电路的输出端的电平状态。
[0006]在其中一个实施例中,所述数字控制信号生成电路还包括电阻组件;所述电阻组件的第一端与所述上下拉电路的输出端连接,所述电阻组件的第二端上拉至第一电压或者下拉至电源地;当所述上下拉电路的输出端为高阻态时,所述上下拉电路的输出电平由所述电阻组件的第二端连接的电压决定。
[0007]在其中一个实施例中,所述数字控制信号生成电路还包括:第一通信电路,与所述通用输出电路连接,配置为接收单线通信信号,并对所述单线通信信号进行解码以输出所述第一数字信号;所述通用输出电路具体配置为对所述第一数字信号进行锁存以输出所述第二数字信号。
[0008]在其中一个实施例中,所述第一通信电路、所述通用输出电路以及所述上下拉电路集成于一个芯片中,所述电阻组件设置在所述芯片之外。
[0009]在其中一个实施例中,所述数字控制信号生成电路还包括:控制电路,与所述第二通信电路连接,配置为输出控制信号;第二通信电路,与所述控制电路和所述第一通信电路连接,配置为根据所述控制信号从线路发送所述单线通信信号。
[0010]在其中一个实施例中,所述通用输出电路包括第一D触发器和第二D触发器;所述第一D触发器的数据输入端和所述第二D触发器的数据输入端D连接至所述通用输出电路的第一数字信号输入端,所述第一D触发器的时钟端和所述第二D触发器的时钟端共同连接至所述通用输出电路的时钟端,所述第一D触发器的反相数据锁存输出端和所述第二D触发器的数据锁存输出端共同连接至所述通用输出电路的第二数字信号输出端。
[0011]在其中一个实施例中,所述上下拉电路包括第一场效应管和第二场效应管;所述第一场效应管为PMOS,第二场效应管为NMOS;所述第一场效应管的源极与第一电源连接,所述第一场效应管的栅极和所述第二场效应管的栅极共同连接至所述上下拉电路的第二数字信号输入端,所述第一场效应管的漏极和所述第二场效应管的漏极共同连接至所述上下拉电路的输出端,所述第二场效应管的源极与电源地连接。
[0012]在其中一个实施例中,所述第一场效应管和所述第二场效应管都处于截止状态时,如果所述电阻组件上拉至所述第一电压,所述上下拉电路的输出端被所述电阻组件上拉到所述第一电压,以使所述上下拉电路输出高电平的数字控制信号;如果所述电阻组件下拉至电源地,则所述上下拉电路的输出端被所述电阻组件下拉到电源地,以使所述上下拉电路输出低电平的数字控制信号。
[0013]在其中一个实施例中,所述第二数字信号为第一状态或者停止所述第二数字信号输入时,所述第一场效应管和所述第二场效应管均处于截止状态。
[0014]在其中一个实施例中,所述第二数字信号为第二状态,且所述电阻组件上拉至所述第一电压时,所述第一场效应管根据所述第二状态的所述第二数字信号截止,所述第二场效应管根据所述第二状态的所述第二数字信号导通至电源地,所述上下拉电路的输出端下拉至电源地以使所述上下拉电路输出低电平的数字控制信号。
[0015]在其中一个实施例中,所述第二数字信号为第三状态,且所述电阻组件下拉至电源地时,所述第二场效应管根据所述第三状态的所述第二数字信号截止,所述第一场效应管根据所述第三状态的所述第二数字信号导通至所述第一电压,所述上下拉电路的输出端上拉至所述第一电压以使所述上下拉电路输出高电平的所述数字控制信号。
[0016]本申请实施例还提供一种电子设备,所述电子设备包括上述的数字控制信号生成电路。
[0017]本专利技术实施例与现有技术相比存在的有益效果包括:由于可以改变上下拉电路的输出端的电平状态,对有不同复位电平或上电启动逻辑电平需求的微处理器,仅需开发一个数字控制信号生成电路(一个芯片),即可以达到同时支持不同类型的上述微处理器芯片的目的,降低了开发成本,同时便于生产和和库存管理。
附图说明
[0018]为了更清楚地说明本专利技术实施例中的技术专利技术,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0019]图1为本申请一实施例提供的数字控制信号生成电路的一种结构示意图;
图2为本申请一实施例提供的数字控制信号生成电路的另一种结构示意图;图3为本申请一实施例提供的数字控制信号生成电路的另一种结构示意图;图4为本申请一实施例提供的数字控制信号生成电路的另一种结构示意图;图5为本申请一实施例提供的数字控制信号生成电路的另一种结构示意图;图6为本申请一实施例提供的数字控制信号生成电路的一种示例电路原理图;图7为本申请一实施例提供的数字控制信号生成电路的另一种示例电路原理图。
具体实施方式
[0020]为了使本申请所要解决的技术问题、技术方案及有益效果更加清楚明白,以下结合附图及实施例,对本申请进行进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本申请,并不用于限定本申请。
[0021]需要说明的是,当元件被称为“固定于”或“设置于”另一个元件,它可以直接在另一个元件上或者间接在该另一个元件上。当一个元件被称为是“连接于”另一个元件,它可以是直接连接到另一个元件或间接连接至该另一个元件上。
[0022]需要理解的是,术语“长度”、“宽度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。
[0023]此外,术语“第一”、“第二”仅本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种数字控制信号生成电路,其特征在于,包括:通用输出电路,配置为将第一数字信号转换为第二数字信号以驱动上下拉电路;所述上下拉电路,与所述通用输出电路连接,配置为根据所述第二数字信号将所述上下拉电路的输出端进行上拉或者下拉以改变所述上下拉电路的输出端的电平状态,或者根据所述第二数字信号将所述上下拉电路的输出端既不上拉也不下拉,使所述上下拉电路的输出端处于高阻态。2.如权利要求1所述的数字控制信号生成电路,其特征在于,所述数字控制信号生成电路还包括电阻组件;所述电阻组件的第一端与所述上下拉电路的输出端连接,所述电阻组件的第二端上拉至第一电压或者下拉至电源地;当所述上下拉电路的输出端为高阻态时,所述上下拉电路的输出电平由所述电阻组件的第二端连接的电压决定。3.如权利要求2所述的数字控制信号生成电路,其特征在于,所述数字控制信号生成电路还包括:第一通信电路,与所述通用输出电路连接,配置为接收单线通信信号,并对所述单线通信信号进行解码以输出所述第一数字信号;所述通用输出电路具体配置为对所述第一数字信号进行锁存以输出所述第二数字信号。4.如权利要求3所述的数字控制信号生成电路,其特征在于,所述第一通信电路、所述通用输出电路以及所述上下拉电路集成于一个芯片中,所述电阻组件设置在所述芯片之外。5.如权利要求3所述的数字控制信号生成电路,其特征在于,所述数字控制信号生成电路还包括:控制电路,配置为输出控制信号;第二通信电路,与所述控制电路和所述第一通信电路连接,配置为根据所述控制信号从线路发送所述单线通信信号。6.如权利要求1至5任意一项所述的数字控制信号生成电路,其特征在于,所述通用输出电路包括第一D触发器和第二D触发器;所述第一D触发器的数据输入端和所述第二D触发器的数据输入端D连接至所述通用输出电路的第一数字信号输入端,所述第一D触发器的时钟端和所述第二D触发器的时钟端共同连接至所述通用输出电路的时钟端,所述第一D触发器的反相数据锁存输出端和所述第二D触发器的数据锁存输出端共同连接至所述通用输出电路的第二...

【专利技术属性】
技术研发人员:赖哲人戴兴科
申请(专利权)人:深圳市微源半导体股份有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1