一种用于开关电源的谷底锁定系统技术方案

技术编号:30063283 阅读:54 留言:0更新日期:2021-09-15 11:13
本实用新型专利技术属于反激式开关电源系统技术领域,尤其是一种用于开关电源的谷底锁定系统,现提出如下方案,包括加减谷底逻辑控制模块,所述加减谷底逻辑控制模块输出端连接有三位二进制可逆计数器模块,所述三位二进制可逆计数器模块输出端连接有谷底屏蔽逻辑处理模块;所述加减谷底逻辑控制模块包括加谷底逻辑控制电路和减谷底逻辑控制电路,所述加谷底逻辑控制电路包括逻辑非门一、逻辑非门二、触发器一、逻辑与门一和四输入逻辑或非门二。本实用新型专利技术利用准谐振谷底导通技术来改善反激式开关电源系统转换效率的同时通过准谐振谷底锁定技术来锁定系统导通的谷底,避免传统准谐振系统谷底跳频带来的一系列负面影响。振系统谷底跳频带来的一系列负面影响。振系统谷底跳频带来的一系列负面影响。

【技术实现步骤摘要】
一种用于开关电源的谷底锁定系统


[0001]本技术涉及反激式开关电源系统
,尤其涉及一种用于开关电源的谷底锁定系统。

技术介绍

[0002]目前,在反激式开关电源中,为了提高反激式开关电源的转换效率,降低功率损耗以适应节能环保的时代主题,准谐振谷底导通技术得到了广泛的应用,准谐振谷底导通技术使得反激式开关电源系统中的功率管只在接近谐振谷底的位置导通,从而可以帮助降低功率管的开关损耗,提高反激式开关电源的转换效率,然而传统的准谐振反激式开关电源在正常工作时会出现谷底跳频的现象,如下所示;
[0003][0004]图中,系统在第二个谐振谷底和第三个谐振谷底之间跳动导通,这使得系统的开关频率发生跳变,从而给准谐振反激式开关电源系统带来糟糕的工作杂音以及EMI干扰等问题,然而利用准谐振谷底导通技术是实现反激式开关电源转换效率提升的最为简便的一种方法,如何利用准谐振谷底导通技术来改善反激式开关电源系统的转换效率并同时避免该项技术带来的显著缺点是目前研究的一个热点话题,为此需要一种用于开关电源的谷底锁定系统。

技术实现思路

[0005]本技术提出的一种用于开关电源的谷底锁定系统,解决了现有技术中存在的问题。
[0006]为了实现上述目的,本技术采用了如下技术方案:
[0007]一种用于开关电源的谷底锁定系统,包括加减谷底逻辑控制模块,所述加减谷底逻辑控制模块输出端连接有三位二进制可逆计数器模块,所述三位二进制可逆计数器模块输出端连接有谷底屏蔽逻辑处理模块;
[0008]优选的,所述加减谷底逻辑控制模块包括加谷底逻辑控制电路和减谷底逻辑控制电路,所述加谷底逻辑控制电路包括逻辑非门一、逻辑非门二、触发器一、逻辑与门一和四输入逻辑或非门一,所述触发器一的D输入端与逻辑非门一的输出端连接,所述触发器一的CLK输入端与逻辑非门二的输出端连接,所述四输入逻辑或非门一的输入端与逻辑非门一、逻辑非门二、触发器一和逻辑与门一的输出端连接。
[0009]优选的,所述减谷底逻辑控制电路包括逻辑非门三、逻辑非门四、触发器二、三输入逻辑或非门和四输入逻辑或非门二组成,所述触发器二的D输入端与逻辑非门三的输出端连接,所述触发器二的CLK输入端与逻辑非门四的输出端连接,所述四输入逻辑或非门二的输入端与逻辑非门三、逻辑非门四、触发器二和三输入逻辑或非门的输出端连接。
[0010]优选的,所述三位二进制可逆计数器模块包括三位二进制可逆计数器,所述三位二进制可逆计数器的输入端与四输入逻辑或非门一的输出端连接。
[0011]优选的,所述四输入逻辑或非门二的输出端与三位二进制可逆计数器的输入端连接。
[0012]优选的,所述谷底屏蔽逻辑处理模块包括加计数器、三位二进制逻辑比较器和逻辑与门二,所述三位二进制逻辑比较器输入端与加计数器的输出端连接,所述三位二进制逻辑比较器的另一输入端与三位二进制可逆计数器的输出端连接,所述三位二进制逻辑比较器的输出端与逻辑与门二的输入端连接。
[0013]本技术中利用准谐振谷底导通技术来改善反激式开关电源系统转换效率的同时通过准谐振谷底锁定技术来锁定系统导通的谷底,避免传统准谐振系统谷底跳频带来的一系列负面影响。
附图说明
[0014]图1为本技术提出的一种用于开关电源的谷底锁定系统的整体电路图;
[0015]图2为本技术提出的一种用于开关电源的谷底锁定系统的加谷底逻辑逻辑控制电路图;
[0016]图3为本技术提出的一种用于开关电源的谷底锁定系统的减谷底逻辑控制电路图;
[0017]图4为本技术提出的一种用于开关电源的谷底锁定系统的加减谷底逻辑控制模块工作波形图;
[0018]图5为本技术提出的一种用于开关电源的谷底锁定系统的三位二进制逻辑导通谷底图;
[0019]图6为本技术提出的一种用于开关电源的谷底锁定系统的谷底屏蔽逻辑处理模块电路图。
[0020]图中:1、逻辑非门一;2、逻辑非门二;3、触发器一;4、逻辑与门一;5、四输入逻辑或非门一;6、逻辑非门三;7、逻辑非门四;8、触发器二;9、三输入逻辑或非门;10、四输入逻辑或非门二;11、加计数器;12、三位二进制逻辑比较器;13、逻辑与门二。
具体实施方式
[0021]下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术一部分实施例,而不是全部的实施例。
[0022]参照图1

6,一种用于开关电源的谷底锁定系统,包括加减谷底逻辑控制模块,加减谷底逻辑控制模块输出端连接有三位二进制可逆计数器模块,三位二进制可逆计数器模块输出端连接有谷底屏蔽逻辑处理模块。
[0023]进一步的,加减谷底逻辑控制模块包括加谷底逻辑控制电路和减谷底逻辑控制电路,加谷底逻辑控制电路包括逻辑非门一1、逻辑非门二2、触发器一3、逻辑与门一4和四输入逻辑或非门一5,触发器一3的D输入端与逻辑非门一1的输出端连接,触发器一3的CLK输入端与逻辑非门二2的输出端连接,四输入逻辑或非门一5的输入端与逻辑非门一1、逻辑非
门二2、触发器一3和逻辑与门一4的输出端连接,当INC信号高电平有效时,驱动信号DRV通过触发器一3和四输入逻辑或非门一5连通至加谷底时钟信号INC_CP,用作三位二进制可逆计数器模块的加计数时钟,此时,当驱动信号DRV每到来一个下降沿,三位二进制可逆计数器模块进行一次加1计数,即三位二进制逻辑Q3Q2Q1加1,当三位二进制逻辑Q3Q2Q1加计数至111状态时,逻辑与门一4输出高电平,从而屏蔽了驱动信号DRV并且强制加谷底时钟信号INC_CP保持为低电平。此时,三位二进制可逆计数器模块禁止加计数,只允许保持现有的111状态或者进行减计数。
[0024]尤其是,减谷底逻辑控制电路包括逻辑非门三6、逻辑非门四7、触发器二8、三输入逻辑或非门9和四输入逻辑或非门二10组成,触发器二8的D输入端与逻辑非门三6的输出端连接,触发器二8的CLK输入端与逻辑非门四7的输出端连接,四输入逻辑或非门二10的输入端与逻辑非门三6、逻辑非门四7、触发器二8和三输入逻辑或非门9的输出端连接,当DEC信号高电平有效时,驱动信号DRV通过触发器二8和四输入逻辑或非门二10连通至减谷底时钟信号DEC_CP,用作三位二进制可逆计数器模块的减计数时钟。此时,当驱动信号DRV每到来一个下降沿,三位二进制可逆计数器模块进行一次减1计数,即三位二进制逻辑Q3Q2Q1减1,当三位二进制逻辑Q3Q2Q1减计数至000状态时,逻辑或非门输出高电平,从而屏蔽了驱动信号DRV并且强制减谷底时钟信号DEC_CP保持为低电平,此时,三位二进制可逆计数器模块禁止减计数,只允许保持现有的000状态或者进行加计数,同样,在初始态,由于Q3Q2Q1会被复位成000状态,此时三位二进制可逆计数器也禁止进行减计数。
[0025]具体的,三位二进制可逆计数器本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种用于开关电源的谷底锁定系统,包括加减谷底逻辑控制模块,其特征在于,所述加减谷底逻辑控制模块输出端连接有三位二进制可逆计数器模块,所述三位二进制可逆计数器模块输出端连接有谷底屏蔽逻辑处理模块。2.根据权利要求1所述的一种用于开关电源的谷底锁定系统,其特征在于,所述加减谷底逻辑控制模块包括加谷底逻辑控制电路和减谷底逻辑控制电路,所述加谷底逻辑控制电路包括逻辑非门一(1)、逻辑非门二(2)、触发器一(3)、逻辑与门一(4)和四输入逻辑或非门一(5),所述触发器一(3)的D输入端与逻辑非门一(1)的输出端连接,所述触发器一(3)的CLK输入端与逻辑非门二(2)的输出端连接,所述四输入逻辑或非门一(5)的输入端与逻辑非门一(1)、逻辑非门二(2)、触发器一(3)和逻辑与门一(4)的输出端连接。3.根据权利要求2所述的一种用于开关电源的谷底锁定系统,其特征在于,所述减谷底逻辑控制电路包括逻辑非门三(6)、逻辑非门四(7)、触发器二(8)、三输入逻辑或非门(9)和四输入逻辑或非门二(10)组成,所述触发器二(8)的D输入端与逻辑非门三(6...

【专利技术属性】
技术研发人员:边彬顾阳陈畅张磊
申请(专利权)人:南京志行聚能科技有限责任公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1