一种时钟同步装置、加速卡和计算机系统制造方法及图纸

技术编号:30030189 阅读:19 留言:0更新日期:2021-09-15 10:20
本实用新型专利技术公开了一种时钟同步装置,包括:多个时钟同步组件,每一个所述时钟同步组件均用于确定时钟同步信号;时钟同步芯片,所述时钟同步芯片与所述多个时钟同步组件连接,用于获得与所述多个时钟同步组件对应的至少一个时钟同步信号;本实用新型专利技术实施例通过在时钟同步芯片上连接多种时钟同步组件,具有功能完善且具备独立时钟接口的特点,能够满足多种应用场景的应用需求。应用场景的应用需求。应用场景的应用需求。

【技术实现步骤摘要】
一种时钟同步装置、加速卡和计算机系统


[0001]本技术涉及计算机硬件
,尤其涉及一种时钟同步装置、加速卡和计算机系统。

技术介绍

[0002]物理处理器(Physics Processing Unit,PPU),又称加速卡,是一种专门设计的用来加速物理模拟算法执行的处理器产品。通过这种硬件设备,我们能将现在计算机系统中的处理器从其不擅长的物理模拟和人工智能算法中解放出来,进而让计算机系统其他器件,如CPU、GPU和PPU各自负责自己最擅长的部分,提升用户体验。然而目前,现有市面大多加速卡,不具有独立的时钟同步功能,在电信领域应用不够完备,不能满足多种场景的应用需求。

技术实现思路

[0003]本技术实施例提供一种时钟同步装置、加速卡和计算机系统,提供独立的时钟同步功能。
[0004]根据本技术实施例第一方面,提供了一种时钟同步装置,包括:多个时钟同步组件,每一个所述时钟同步组件均用于确定时钟同步信号;时钟同步芯片,所述时钟同步芯片与所述多个时钟同步组件连接,用于获得与所述多个时钟同步组件对应的至少一个时钟同步信号。
[0005]在一可实施方式中,所述时钟同步组件包括卫星授时同步器;所述卫星授时同步器连接有卫星授时接收器,所述卫星授时接收器用于接收来自指定卫星的标准时间;所述卫星授时同步器用于根据所述标准时间确定第一时钟同步信号,所述第一时钟同步信号为所述时钟同步信号其中之一。
[0006]在一可实施方式中,所述时钟同步组件包括1588时钟同步器,所述时钟同步芯片包括辅助时钟器,所述1588时钟同步器与所述辅助时钟器连接,用于根据所述辅助时钟器确定第二时钟同步信号,所述第二时钟同步信号为所述时钟同步信号其中之一。
[0007]在一可实施方式中,所述1588时钟同步器还连接有参考时钟器,所述参考时钟器用于连接以太网同步服务器,所述参考时钟器根据以太网同步服务器获得参考时间,所述1588时钟同步器根据所述参考时间确定第三时钟同步信号,所述第三时钟同步信号为所述时钟同步信号其中之一。
[0008]在一可实施方式中,所述时钟同步芯片连接有特定输入接口,所述特定输入接口用于连接外接时钟同步组件,所述外接时钟同步组件用于确定第四时钟同步信号,所述第四时钟同步信号为所述时钟同步信号其中之一;其中,所述外接时钟同步组件包括所述时钟同步装置。
[0009]在一可实施方式中,所述时钟同步芯片还连接有特定输出接口,所述特定输出接口用于连接待时钟同步器件,所述时钟同步芯片通过特定输出接口将所述时钟同步信号同
步至所述待时钟同步器件。
[0010]在一可实施方式中,所述时钟同步芯片还包括优先级配置组件,所述优先级配置组件用于根据至少一个时钟同步信号确定主要时钟同步信号。
[0011]根据本技术实施例第二方面,提供了一种加速卡,所述加速卡包括主板和上述第一方面任一项所述的时钟同步装置,所述时钟同步装置连接在所述主板上。
[0012]在一可实施方式中,所述主板上还连接有光电转换接口,所述光电转换接口用于连接指定外接器件,以实现所述加速卡与所述指定外接器件之间的信号交互;所述主板上还连接有服务器接口,所述服务器接口用于连接指定服务器,以实现所述加速卡与所述指定服务器之间的信号交互。
[0013]根据本技术实施例第三方面,提供了一种计算机系统,所述计算机系统包括主体和上述第一方面任一项所述的时钟同步装置,所述时钟同步装置连接在所述主体上。
[0014]本技术实施例提供的时钟同步装置通过在时钟同步芯片上连接多种时钟同步组件,具有功能完善且具备独立时钟接口的特点,能够满足多种应用场景的应用需求。
[0015]需要理解的是,本技术的教导并不需要实现上面所述的全部有益效果,而是特定的技术方案可以实现特定的技术效果,并且本技术的其他实施方式还能够实现上面未提到的有益效果。
附图说明
[0016]通过参考附图阅读下文的详细描述,本技术示例性实施方式的上述以及其他目的、特征和优点将变得易于理解。在附图中,以示例性而非限制性的方式示出了本技术的若干实施方式,其中:
[0017]在附图中,相同或对应的标号表示相同或对应的部分。
[0018]图1示出了本技术实施例时钟同步装置的结构示意图。
[0019]其中,附图标记如下:1、时钟同步组件;11、卫星授时同步器;12、卫星授时接收器;13、1588时钟同步器;14、FPGA芯片;141、软核;142、高速模块;143、SFP+光模块;15、特定输入接口;16、特定输出接口;2、时钟同步芯片;21、辅助时钟器;3、1588时钟服务器或者控制单元;4、本地时钟;5、主板;51、光电转换接口;52、外接器件;53、服务器接口;54、服务器。
具体实施方式
[0020]下面将参考若干示例性实施方式来描述本技术的原理和精神。应当理解,给出这些实施方式仅仅是为使本领域技术人员能够更好地理解进而实现本技术,而并非以任何方式限制本技术的范围。相反,提供这些实施方式是为使本技术更加透彻和完整,并能够将本技术的范围完整地传达给本领域的技术人员。
[0021]下面结合附图和具体实施例对本技术的技术方案进一步详细阐述。
[0022]图1示出了本技术实施例时钟同步装置的结构示意图。
[0023]参见图1,根据本技术实施例第一方面,提供了一种时钟同步装置,包括:多个时钟同步组件1,每一个时钟同步组件1均用于确定时钟同步信号;时钟同步芯片2,时钟同步芯片2与多个时钟同步组件1连接,用于获得与多个时钟同步组件1对应的至少一个时钟同步信号。
[0024]本技术实施例提供的时钟同步装置具有功能完善且具备独立时钟接口的特点,能够满足多种应用场景的应用需求。具体的,该时钟同步装置可以连接在各种类型的板卡上,以提供独立的时钟接口和功能。如:FPGA加速卡;进一步如:5G基站FPGA加速卡。
[0025]本技术实施例提供的时钟同步装置包括多个时钟同步组件1,多个时钟同步组件1可以为相同类型的时钟同步组件1,也可以为不同类型的时钟同步组件1,当为不同类型的时钟同步组件1的情况下,每一种组件可以应用不同时钟同步原理的方法确定时钟同步信号。进一步的,由于时钟同步原理不同,确定的时钟同步信号同样可以为不同类型的时钟同步信号。具体的,时钟同步信号可以包括如下类型的信号至少之一:由时钟同步组件1基于内源信号确定的时钟同步信号、由时钟同步组件1基于外接时钟同步器件确定的时钟同步信号、由时钟同步组件1通过外源信号确定的时钟同步信号、由时钟同步装置依据外源信号和内源信号确定的时钟同步信号。可以理解的是,每一个时钟同步组件1的具体结构设计基于其所采用的时钟同步原理进行设计,在此不做赘述。可以理解的是,由于时钟同步装置的应用场景存在不同,多个时钟同步信号中,存在每次获得的时钟同步信号与时钟同步组件1数量不对应的情本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种时钟同步装置,包括:多个时钟同步组件,每一个所述时钟同步组件均用于确定时钟同步信号;时钟同步芯片,所述时钟同步芯片与所述多个时钟同步组件连接,用于获得与所述多个时钟同步组件对应的至少一个时钟同步信号。2.根据权利要求1所述的装置,其特征在于,所述时钟同步组件包括卫星授时同步器;所述卫星授时同步器连接有卫星授时接收器,所述卫星授时接收器用于接收来自指定卫星的标准时间;所述卫星授时同步器用于根据所述标准时间确定第一时钟同步信号,所述第一时钟同步信号为所述时钟同步信号其中之一。3.根据权利要求1所述的装置,其特征在于,所述时钟同步组件包括1588时钟同步器,所述时钟同步芯片包括辅助时钟器,所述1588时钟同步器与所述辅助时钟器连接,用于根据所述辅助时钟器确定第二时钟同步信号,所述第二时钟同步信号为所述时钟同步信号其中之一。4.根据权利要求3所述的装置,其特征在于,所述1588时钟同步器还连接有参考时钟器,所述参考时钟器用于连接以太网同步服务器,所述参考时钟器根据以太网同步服务器获得参考时间,所述1588时钟同步器根据所述参考时间确定第三时钟同步信号,所述第三时钟同步信号为所述时钟同步信号其中之一。5.根据权利要求1所述的装置,其特征在于,所述时钟同步芯片连接有特定输入接口,所述特定输入接口用于连接外接时...

【专利技术属性】
技术研发人员:李勇朱涛刘彦锋
申请(专利权)人:联想未来通信科技重庆有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1