当前位置: 首页 > 专利查询>刘凌云专利>正文

阅卷机用判读器制造技术

技术编号:2999618 阅读:259 留言:0更新日期:2012-04-11 18:40
一种阅卷机用判读器,包括分别对选项进行阅读对比的对比阅读器,同步标阅读器和综合判断电路,其特征是对比阅读器是差动放大器,而综合判断电路是由或门、或非门、非门和与门组成的逻辑电路,与现有阅卷系统的判读装置相比,具有电路简单,成本低廉的特点。比较判断是在阅读过程中完成,而综合判断与试卷和试题无关,省去了复杂的信号处理装置和微机系统,而且可利用综合判断电路的输出信号控制配用的计算器和批改器分别累分和批改。(*该技术在2004年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及一种教具,尤其涉及一种阅卷机用判读器。选择题在各类考试和教学测试中已普遍采用,但是只有高等学校招生考试采用了计算机阅卷系统。它是通过阅读器上的光电传感器扫描学生答卷卡,使所有题后各选项中涂黑或未涂黑的状态,经光电传感器变换成模拟信号,再通过A/D转换器变成数字信号,被微处理器读入存储器中,再由数字滤波软件对存储器中的数据进行处理,规范成计算机规定的字符串,然后通过串行通道接口发往微机系统,在微机系统里驻留的阅卷软件,将接收的反映试答题内容的字符串与事先存入的标准答案进行比较,最后判断得出该卷的分数。这种阅卷系统结构复杂,价格昂贵,难以普及于中小学教学。本技术的目的是提供一种对一道题各选项与用答题卡做标准答案的对应项同时进行阅读对比,并直接作出判断的阅卷机用判读器。本技术的目的通过以下技术方案予以实现。这种阅卷机用判读器,包括分别对四个选项进行阅读对比的四个对比阅读器,一个由对准同步标输出同步信号的一光耦合器组成的同步标阅读器和一个综合判断电路,其特征是每个对比阅读器是输出端输出被判断项填涂状态的信号的差动放大器,该差动放大器的两个三极管的基极分别与两个对准被判断项的答案和被判断项的两个光耦合器相连接,如果光耦合器获得的信号太弱,须先进行放大整形,而两个三极管的集电极之间跨接有导通方向相反的两组由一稳压二极管和一光耦合器串联的支路,其中一光耦合器输出比较结果为选错的信号,另一光耦合器输出比较结果为漏选的信号;综合判断电路是由两个四输入端或门、一个四输入端或非门、一个非门、一个三输入端与门和两个二输入端与门组成,一四输入端或门的输出端、四输入端或非门的输出端、同步阅读器的输出端分别接至三输入端与门的输入端,另一四输入端或门的输出端和三输入端与门的输出端分别接至输出综合判断为漏选的信号的二输入端与门的输入端,另一四输入端或门的输出端经非门后接至输出综合判断为对的信号的另一二输入端与门的一个输入端,三输入端与门的输出端也接至该二输入端与门的另一输入端,综合判断电路与对比阅读器的连接是,将对比阅读器输出的填涂状态信号分别接至一四输入端或门的四个输入端,输出的选错信号分别接至一四输入端或非门的四个输入端,输出的漏选信号分别接至另一四输入端或门的四个输入端。这样综合判断电路对一道题的判断逻辑函数为对D=Q4·(Q1A+Q1B+Q1C+Q1D)· ;漏选L=Q4·(Q1A+Q1B+Q1C+Q1D)· 。同步标阅读器设定暗时输出高电平,用于控制综合判断电路对四个对比阅读器的输出信号进行处理。本技术与现有阅读系统的判读装置相比,具有电路简单,成本低廉的特点。选项的比较判断是在阅读过程中完成,而综合判断与试卷和试题无关,由一个固定的电路来完成,省去了复杂的信号处理装置和微机系统,而且可利用综合判断电路的输出信号控制配用的计算器和批改器分别自动累分和直接在学生答题卡上作出批改标记。附图是本技术的电原理图。(图中仅画出一个对比阅读器,其余的类同而省略)下面结合实施例并对照附图对本技术作出说明。实施例包括分别对[A]、[B]、[C]、[D]四个选项进行阅读对比的四个对比阅读器、一个同步标阅读器和一个综合判断电路组成。其中每个对比阅读器都是一差动放大器,附图中为[A]项对比阅读器,由晶体管VT1、VT2组成差动放大器,在差动放大器的两个三极管的基极a、b分别与两个光耦合器GD1、GD2相连接,其中光耦合器GD1对准被判断项的答案[A′],光耦合器GD2对准被判断项[A],两个三极管的集电极c、d间跨接有导通方向相反的两组由稳压二极管DW1和光耦合器GD3串联的支路和由稳压二极管DW2和光耦合器GD4串联的支路,光耦合器GD3输出比较结果为选错的信号Q2A,光耦合器GD4输出比较结果为漏选的信号Q3A,而差动放大器的输出端d输出被判断项[A]的填涂状态的信号Q1A。同步标阅读器由对准同步标的光耦合器GD5组成,其输出端输出同步信号Q4,暗时输出高电平,用于控制综合判断电路对四个对比阅读器的输出信号进行处理。综合判断电路由两个四输入端或门H1、H2,一个四输入端或非门HF,一个非门F,一个三输入端与门Y1和两个二输入端与门Y2、Y3组成。一四输入端或门H1的输出端、四输入端或非门HF的输出端、同步阅读器的输出端分别接至三输入端与门Y1的输入端,另一四输入端或门H2的输出端和三输入端与门Y1的输出端分别接至输出综合判断为漏选的信号L的二输入端与门Y3的输入端,另一四输入端或门H2的输出端经非门F后接至输出综合判断为对的信号D的另一二输入端与门Y2的一个输入端,三输入端与门Y1的输出端也接至该二输入端与门Y2的另一输入端。综合判断电路与对比阅读器的连接是将四个对比阅读器输出的填涂状态信号Q1A、Q1B、Q1C、Q1D分别接至一四输入端或门H1的四个输入端,输出的选错的信号Q2A、Q2B、Q2C、Q2D分别接至四输入端或非门HF的四个输入端,输出的漏选的信号Q3A、Q3B、Q3C、Q3D分别接至另一四输入端或门H2的四个输入端。实际使用时,先用答题卡做好答案,将学生的答题卡、老师的答案及机上的同步标对齐在同一直线上。机上的同步标为黑色,比选项更细,每道题都有相应的同步标。当四个对比阅读器和同步标阅读器共同相对试卷作移动扫描正对某题时,各阅读器对准了相应的位置,学生答题的被判断项和相应的答案经光耦合器把填涂状态的信号转换为数字信号,同时输入差动放大器进行比较,当两边相同时无输出,不同时才有输出,现以[A]项为例,被判断项[A]和答案[A′]的填涂关系为Q1A、Q2A、Q3A的输出关系为A黑说明该项涂了, Q1A=1A′黑 A黑两边相同为对, Q2A=0A′白 A白两边相同为对, Q3A=0A′白 A黑属选错,DW1、GD3支路导通, Q2A=1 Q3A=0A′黑 A白属漏选,DW2、GD4支路导通, Q2A=0 Q3A=1稳压二极管DW1、DW2在输出支路中的作用是防止两边纸的白度,或涂黑程度稍有不同时产生误输出。四个对比阅读器的输出信号直接输入综合判断电路,在同步信号Q4的控制下进行综合判断,当光耦合器GD5对准同步标时Q4=1为高电平,综合判断电路对四个对比阅读器送来的信号同时进行处理作出判断,先于或后于同步信号都不作处理,因同步标比选项更细,获得了同步信号时,其它光耦合器都对准了选项的中心附近,保证了对比阅读器的信号有效,而选项边沿处的信号易产生误判。根据前述的综合判断电路的判断逻辑函数,D=1时,其意义为该题做了,且没有选错的,也没有漏选的,说明该题做对;L=1时,其意义为该题做了,且没有选错的,但有漏选的,说明该题漏选;而L=0,且D=0时,说明该题做错。同步信号Q4只是对判断起控制作用。通过以上过程,可对一道题是做对、漏选,还是做错作出判断,并输出相应的信号以控制计算器自动累分,以及控制电磁批改器直接在学生答题卡上作出批改标记。权利要求1.一种阅卷机用判读器,包括分别对四个选项进行阅读对比的四个对比阅读器,一个由对准同步标输出同步信号的一光耦合器组成的同步标阅读器和一个综合判断电路,其特征是1.1每个对比阅读器是输出端被判断项填涂状态的信号的差动放大器,该差动放大器的两个三本文档来自技高网...

【技术保护点】
一种阅卷机用判读器,包括分别对四个选项进行阅读对比的四个对比阅读器,一个由对准同步标输出同步信号的一光耦合器组成的同步标阅读器和一个综合判断电路,其特征是:1. 1每个对比阅读器是输出端被判断项填涂状态的信号的差动放大器,该差动放大器的两 个三极管的基极分别与两个对准被判断项的答案和被判断项的两个光耦合器相连接,而两个三极管的集电极之间跨接有导通方向相反的两组由一稳压二极管和一光耦合器串联的支路,其中一光耦合器输出比较结果为选错的信号,另一光耦合器输出比较结果为漏选的信号; 1. 2综合判断电路是由两个四输入端或门、一个四输入端或非门、一个非门、一个三输入端与门和两个二输入端与门组成,一四输入端或门的输出端、四输入端或非门的输出端、同步阅读器的输出端分别接至三输入端与门的输入端,另一四输入端或门的输出端和三输入端与门的输出端分别接至输出综合判断为漏选的信号的二输入端与门的输入端,另一四输入端或门的输出端经非门后接至输出综合判断为对的信号的另一二输入端与门的一个输入端,三输入端与门的输出端也接至该二输入端与门的另一输入端,综合判断电路与对比阅读器的连接是,将对比阅读器输出的填涂状态信号分别接至一四输入端或门四个输入端,输出的选错信号分别接至一四输入端或非门的四个输入端,输出的漏选信号分别接至另一四输入端或门的四个输入端。...

【技术特征摘要】

【专利技术属性】
技术研发人员:刘凌云
申请(专利权)人:刘凌云
类型:实用新型
国别省市:36[中国|江西]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1