像素驱动电路、像素驱动电路的驱动方法和显示面板技术

技术编号:29794205 阅读:12 留言:0更新日期:2021-08-24 18:14
本发明专利技术公开了一种像素驱动电路、像素驱动电路的驱动方法和显示面板。该像素驱动电路包括驱动模块,用于向发光模块提供驱动电流,发光模块响应驱动电流发光;初始化模块,用于对驱动模块的控制端和发光模块进行初始化;数据写入模块,用于将数据电压通过存储模块写入驱动模块的控制端;存储模块,用于耦合数据电压至驱动模块的控制端,并维持驱动模块控制端的电位;钳位模块,用于对存储模块进行电位钳位。阈值补偿模块,用于根据第一电源信号补偿驱动模块的阈值电压。可以在阈值补偿阶段的充电时间不足时,可以使得不同显示灰阶下对应的补偿效果相同,进而在显示面板显示时改善显示面板的mura现象,提高显示面板的显示均一性。

【技术实现步骤摘要】
像素驱动电路、像素驱动电路的驱动方法和显示面板
本专利技术实施例涉及显示
,尤其涉及一种像素驱动电路、像素驱动电路的驱动方法和显示面板。
技术介绍
在显示面板显示的过程中,像素驱动电路驱动发光二极管发光进行显示。像素驱动电路中的补偿晶体管对驱动晶体管的阈值电压进行补偿。由于像素驱动电路在补偿过程中的充电时间不足,使得不同的显示灰阶对应的补偿效果不同,进而导致显示面板中多个像素驱动电路驱动发光二极管发光时的亮度不同,显示面板的mura现象明显,显示均一性比较差。
技术实现思路
本专利技术提供一种像素驱动电路、像素驱动电路的驱动方法和显示面板,以改善显示面板的mura现象,提高显示面板的显示均一性。第一方面,本专利技术实施例提供了一种像素驱动电路,包括:驱动模块,用于向发光模块提供驱动电流,所述发光模块响应所述驱动电流发光;初始化模块,用于对所述驱动模块的控制端和所述发光模块进行初始化;数据写入模块,用于将数据电压通过存储模块写入所述驱动模块的控制端;存储模块,用于耦合所述数据电压至所述驱动模块的控制端,并维持所述驱动模块控制端的电位;钳位模块,用于对所述存储模块进行电位钳位。阈值补偿模块,用于根据第一电源信号补偿所述驱动模块的阈值电压。可选地,所述存储模块包括第一存储电容和第二存储电容;所述第一存储电容的第一极与第一电源信号输入端连接,所述第一存储电容的第二极和所述第二存储电容的第一极与所述驱动模块的控制端连接,所述第二存储电容的第二极与所述钳位模块的第二端和所述数据写入模块的第二端连接。可选地,所述钳位模块包括第一晶体管;所述第一晶体管的栅极与第一扫描信号输入端连接,所述第一晶体管的第一极与第一参考信号输入端连接,所述第一晶体管的第二极作为所述钳位模块的第二端。可选地,所述第一电源信号输入端复用为所述第一参考信号输入端。可选地,所述数据写入模块包括第二晶体管,所述驱动模块包括第三晶体管,所述阈值补偿模块包括第四晶体管;所述第二晶体管的栅极与第二扫描信号输入端连接,所述第二晶体管的第一极与数据电压输入端连接,所述第二晶体管的第二极作为所述数据电压写入模块的第二端,所述第三晶体管的栅极作为所述驱动模块的控制端,所述第三晶体管的第一极与所述第一电源信号输入端连接,所述第三晶体管的第二极与所述第四晶体管的第一极连接,所述第四晶体管的栅极与所述第一扫描信号输入端连接,所述第四晶体管的第二极与所述第三晶体管的栅极连接。可选地,像素驱动电路还包括第五晶体管;所述发光模块包括发光器件;所述第五晶体管的栅极与发光控制信号输入端连接,所述第五晶体管的第一极与所述第三晶体管的第二极连接,所述第五晶体管的第二极与所述发光器件的阳极连接,所述发光器件的阴极与第二电源信号输入端连接。可选地,所述初始化模块包括第六晶体管和第七晶体管;所述第六晶体管的栅极和所述第七晶体管的栅极与第零扫描信号输入端连接,所述第六晶体管的第一极和所述第七晶体管的第一极与第二参考信号输入端连接,所述第六晶体管的第二极与所述驱动模块的控制端连接,所述第七晶体管的第二极与所述发光模块连接。可选地,所述第二参考信号输入端复用为所述第一参考信号输入端。第二方面,本专利技术实施例还提供了一种像素驱动电路的驱动方法,用于驱动第一方面任意实施例提供的像素驱动电路;包括:初始化阶段,初始化模块对驱动模块的控制端和发光模块进行初始化;阈值补偿阶段,阈值补偿模块根据第一电源信号补偿所述驱动模块的阈值电压,存储模块维持所述驱动模块控制端的电位,钳位模块对所述存储模块进行电位钳位;数据写入阶段,数据写入模块将数据电压通过所述存储模块写入所述驱动模块的控制端,所述存储模块耦合所述数据电压至所述驱动模块的控制端;发光阶段,所述驱动模块向所述发光模块提供驱动电流,所述发光模块响应所述驱动电流发光。第三方面,本专利技术实施例还提供了一种显示面板,包括第一方面任意实施例提供的像素驱动电路。本专利技术实施例的技术方案,通过在阈值补偿阶段,采用第一电源信号对驱动模块的阈值电压进行补偿,使得不同显示灰阶下写入驱动模块控制端的电位相等,且与数据电压无关。在阈值补偿阶段的充电时间不足时,可以使得不同显示灰阶下对应的补偿效果相同,进而在显示面板显示时改善显示面板的mura现象,提高显示面板的显示均一性。附图说明图1为现有技术提供的一种像素驱动电路的部分结构示意图;图2为本专利技术实施例提供的一种像素驱动电路的结构示意图;图3为本专利技术实施例提供的另一种像素驱动电路的结构示意图;图4为本专利技术实施例提供的另一种像素驱动电路的结构示意图;图5为本专利技术实施例提供的另一种像素驱动电路的结构示意图;图6为本专利技术实施例提供的另一种像素驱动电路的结构示意图;图7为本专利技术实施例提供的另一种像素驱动电路的结构示意图;图8为图7提供的像素驱动电路对应的一种时序图;图9为本专利技术实施例提供的另一种像素驱动电路的结构示意图;图10为本专利技术实施例提供的一种像素驱动电路的驱动方法的流程示意图;图11为本专利技术实施例提供的一种显示面板的结构示意图。具体实施方式下面结合附图和实施例对本专利技术作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本专利技术,而非对本专利技术的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本专利技术相关的部分而非全部结构。图1为现有技术提供的一种像素驱动电路的部分结构示意图。如图1所示,该像素驱动电路包括驱动晶体管N0、数据写入晶体管M0、补偿晶体管M1和存储电容Cs。数据写入晶体管M0的栅极和补偿晶体管M1的栅极连接第一扫描线Scan1以接收第一扫描信号,源极连接到数据线以接收数据电压Vdata,漏极连接到驱动晶体管N0的源极。驱动晶体管N0的栅极与存储电容Cs的一端和补偿晶体管M1的源极电连接,源极在发光阶段接收第一电源信号Vdd,漏极连接到发光二极管OLED的正极端和补偿晶体管M1的漏极,发光二极管OLED的负极端接收第二电源信号Vss。在像素驱动电路工作时,当第一扫描信号控制数据写入晶体管M0和补偿晶体管M1导通时,数据电压Vdata通过数据写入晶体管M0、驱动晶体管N0和补偿晶体管M1对存储电容Cs充电,由此将数据电压Vdata与驱动晶体管N0的阈值电压的之和存储在存储电容Cs中,实现驱动晶体管N0的阈值补偿。在显示面板的刷新频率确定后,不同的显示灰阶对应的数据电压Vdata不同,而不同的显示灰阶对应的像素驱动电路的补偿阶段的时间相同。当补偿阶段的充电时间不足时,使得不同显示灰阶下,写入驱动晶体管N0的栅极电位与理论的写入电位的差值不同,从而导致不同的显示灰阶对应的补偿效果不同,进而导致显示面板的mura现象明显,显示均一性比较差。其中,理论的写入电位为显示灰阶对应的数据电压Vdata与驱动晶体管N0的阈值电本文档来自技高网...

【技术保护点】
1.一种像素驱动电路,其特征在于,包括:/n驱动模块,用于向发光模块提供驱动电流,所述发光模块响应所述驱动电流发光;/n初始化模块,用于对所述驱动模块的控制端和所述发光模块进行初始化;/n数据写入模块,用于将数据电压通过存储模块写入所述驱动模块的控制端;/n存储模块,用于耦合所述数据电压至所述驱动模块的控制端,并维持所述驱动模块控制端的电位;/n钳位模块,用于对所述存储模块进行电位钳位;/n阈值补偿模块,用于根据第一电源信号补偿所述驱动模块的阈值电压。/n

【技术特征摘要】
1.一种像素驱动电路,其特征在于,包括:
驱动模块,用于向发光模块提供驱动电流,所述发光模块响应所述驱动电流发光;
初始化模块,用于对所述驱动模块的控制端和所述发光模块进行初始化;
数据写入模块,用于将数据电压通过存储模块写入所述驱动模块的控制端;
存储模块,用于耦合所述数据电压至所述驱动模块的控制端,并维持所述驱动模块控制端的电位;
钳位模块,用于对所述存储模块进行电位钳位;
阈值补偿模块,用于根据第一电源信号补偿所述驱动模块的阈值电压。


2.根据权利要求1所述的像素驱动电路,其特征在于,所述存储模块包括第一存储电容和第二存储电容;
所述第一存储电容的第一极与第一电源信号输入端连接,所述第一存储电容的第二极和所述第二存储电容的第一极与所述驱动模块的控制端连接,所述第二存储电容的第二极与所述钳位模块的第二端和所述数据写入模块的第二端连接。


3.根据权利要求2所述的像素驱动电路,其特征在于,所述钳位模块包括第一晶体管;
所述第一晶体管的栅极与第一扫描信号输入端连接,所述第一晶体管的第一极与第一参考信号输入端连接,所述第一晶体管的第二极作为所述钳位模块的第二端。


4.根据权利要求3所述的像素驱动电路,其特征在于,所述第一电源信号输入端复用为所述第一参考信号输入端。


5.根据权利要求3所述的像素驱动电路,其特征在于,所述数据写入模块包括第二晶体管,所述驱动模块包括第三晶体管,所述阈值补偿模块包括第四晶体管;
所述第二晶体管的栅极与第二扫描信号输入端连接,所述第二晶体管的第一极与数据电压输入端连接,所述第二晶体管的第二极作为所述数据电压写入模块的第二端,所述第三晶体管的栅极作为所述驱动模块的控制端,所述第三晶体管的第一极与所述第一电源信号输入端连接,所述第三...

【专利技术属性】
技术研发人员:郭子栋郭恩卿
申请(专利权)人:昆山国显光电有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1