用于存储器装置中的多电平信令的反馈制造方法及图纸

技术编号:29503484 阅读:25 留言:0更新日期:2021-07-30 19:18
描述用于存储器装置中的多电平信令的反馈的方法、系统及装置。所述存储器装置可使用使用双倍数据速率(DDR)与时钟信号同步的脉冲振幅调制(PAM)信令(例如PAM4)与主机装置进行信息通信。所述存储器装置可包含用于确定与所述时钟信号的上升边缘相关联的取样事件的电压电平的第一电路及用于确定与所述时钟信号的下降边缘相关联的取样事件的电压电平的第二电路。反馈电路可接收与所述第一电路相关联的反馈信号且修改输入到所述第二电路中的所述信号。所述反馈电路可包含经配置以接收所述信号的部分且接收第一控制信号及第二控制信号以调谐所述信号的部分的锁存电路。

【技术实现步骤摘要】
【国外来华专利技术】用于存储器装置中的多电平信令的反馈交叉参考本专利申请案主张由卡里姆(Karim)等人在2019年12月14日申请的标题为“用于存储器装置中的多电平信令的反馈(FEEDBACKFORMULTI-LEVELSIGNALINGINAMEMORYDEVICE)”的第16/220,755号美国专利申请案的优先权,所述美国专利申请案转让给其受让人且以引用方式明确并入本文中。
技术介绍
下文大体上涉及包含至少一个存储器装置的系统,且更明确来说,涉及用于存储器装置中的多电平信令的反馈。存储器装置广泛用于在例如计算机、无线通信装置、相机、数字显示器及类似物的各种电子装置中存储信息。信息通过编程存储器装置的不同状态来存储。举例来说,二进制装置大多存储通常由逻辑1或逻辑0表示的两种状态中的一者。在其它装置中,可存储两种以上状态。为了存取存储信息,装置的组件可读取或感测存储器装置中的至少一种存储状态。为了存取信息,装置的组件可写入或编程存储器装置中的状态。存在各种类型的存储器装置,其包含磁性硬盘、随机存取存储器(RAM)、只读存储器(ROM)、动态RAM(DRAM)、同步动态RAM(SDRAM)、铁电RAM(FeRAM)、磁性RAM(MRAM)、电阻式RAM(RRAM)、快闪存储器、相变存储器(PCM)及其它。存储器装置可为易失性或非易失性的。非易失性存储器(例如FeRAM)可长时间保存其存储的逻辑状态,即使缺乏外部电源。易失性存储器装置(例如DRAM)会随时间推移而丢失其存储状态,除非其由外部电源周期性刷新。与存储器装置通信的一些信号会经历符号间干扰(ISI)。在一些实例中,ISI会使信号的完整性降级,借此增加检测在信号中编码的数据的难度。附图说明图1说明根据本文中公开的实例的支持用于存储器装置中的多电平信令的反馈的系统的实例。图2说明根据本文中公开的实例的支持用于存储器装置中的多电平信令的反馈的存储器裸片的实例。图3说明根据本文中公开的实例的支持用于存储器装置中的多电平信令的反馈的电路的实例。图4说明根据本文中公开的实例的支持用于存储器装置中的多电平信令的反馈的电路的实例。图5说明根据本文中公开的实例的支持用于存储器装置中的多电平信令的反馈的电路的实例。图6说明根据本文中公开的实例的支持用于存储器装置中的多电平信令的反馈的锁存电路的实例。图7说明根据本文中公开的实例的支持用于存储器装置中的多电平信令的反馈的锁存电路的实例。图8说明根据本文中公开的实例的支持用于存储器装置中的多电平信令的反馈的电路的实例。图9展示根据本文中公开的实例的支持用于存储器装置中的多电平信令的反馈的存储器装置的框图。图10及11展示说明根据本文中公开的实例的支持用于存储器装置中的多电平信令的反馈的一或多个方法的流程图。具体实施方式一些存储器装置可利用存储器装置中基于四电平脉冲振幅调制(PAM4)方案的决策反馈均衡(DFE)来减少与主机装置通信的信号的符号间干扰(ISI),借此增加信号的完整性及检测。在一些情况中,信号可为多电平信号的实例(例如使用包含三个或三个以上符号的调制方案(例如PAM4方案)调制的信号)。在此类情况中,减少ISI可减少脉冲响应的振荡且增大与存储器通道相关联的带宽。反馈电路可经实施用于单端信令及差分信令两者。一些存储器装置可利用双倍数据速率(DDR)时序方案及多电平调制方案。为了解码使用多电平调制方案调制且使用DDR时序方案时控的信号,存储器装置可包含多个接收器以并行处理传入信号的部分。举例来说,存储器装置可包含用于识别在与时钟信号的上升边缘相关联的取样事件期间接收的符号的第一接收电路及用于识别在与时钟信号的下降边缘相关联的取样事件期间接收的符号的第二接收电路。存储器装置还可包含经配置以促进经配置以解码使用多电平调制方案调制且使用DDR时序方案时控的信号的接收器中的反馈的反馈电路。在一些情况中,接收器的锁存电路可比较差分信号的电压电平与参考电压。为了促进与已使用多电平调制方案调制的信号一起使用,锁存电路可包含可针对不同参考电压调谐的单独部分。举例来说,锁存电路可包含经配置以接收差分信号的第一部分的第一开关组件及经配置以接收差分信号的第二部分的第三开关组件。锁存电路还可包含经配置以接收调谐差分信号的第一部分的第一控制信号的第二开关组件及经配置以接收调谐差分信号的第二部分的第二控制信号的第四开关组件。首先在图1及2中的存储器系统的背景下描述本公开的特征。在图3到8中的电路的背景下描述本公开的特征。本公开的这些及其它特征通过参考图9到11进一步说明且参考图9到11进一步描述,图9到11包含与用于存储器装置中的多电平信令的反馈相关的设备图及流程图。图1说明根据本文中公开的方面的利用一或多个存储器装置的系统100的实例。系统100可包含外部存储器控制器105、存储器装置110及耦合外部存储器控制器105与存储器装置110的多个通道115。系统100可包含一或多个存储器装置,但为了便于描述,一或多个存储器装置可描述为单个存储器装置110。系统100可包含电子装置的方面,例如计算装置、移动计算装置、无线装置或图形处理装置。系统100可为便携式电子装置的实例。系统100可为计算机、膝上型计算机、平板计算机、智能电话、蜂窝电话、穿戴式装置、因特网连接的装置或类似物的实例。存储器装置110可为经配置以存储系统100的一或多个其它组件的数据的系统的组件。在一些实例中,系统100经配置用于使用基站或接入点与其它系统或装置双向无线通信。在一些实例中,系统100具有机器型通信(MTC)、机器对机器(M2M)通信或装置对装置(D2D)通信的能力。系统100的至少部分可为主机装置的实例。此主机装置可为使用存储器执行过程的装置的实例,例如计算装置、移动计算装置、无线装置、图形处理装置、计算机、膝上型计算机、平板计算机、智能电话、蜂窝电话、穿戴式装置、因特网连接的装置、一些其它固定式或便携式电子装置或类似物。在一些情况中,主机装置可指代实施外部存储器控制器105的功能的硬件、固件、软件或其组合。在一些情况中,外部存储器控制器105可称为主机或主机装置。在一些实例中,系统100是图形卡。在一些情况中,主机装置可经由通道与存储器装置110通信一或多个单端信号。在一些情况中,存储器装置110可为经配置以与系统100的其它组件通信的独立装置或组件,且提供可能由系统100使用或参考的物理存储器地址/空间。在一些实例中,存储器装置110可配置以与至少一种或多种不同类型的系统100一起工作。系统100的组件与存储器装置110之间的信令可操作以支持调制信号的调制方案、用于传送信号的不同引脚设计、系统100及存储器装置110的相异封装、系统100与存储器装置110之间的时钟信令及同步、时序约定及/或其它因素。存储器装置110可经配置以存储系统100的组件的数据。在一些情况中,存储器装置110可用作系统100的从式装置(例如,响应及执行本文档来自技高网...

【技术保护点】
1.一种设备,其包括:/n第一电路,其经配置以针对与时钟信号的上升边缘相关联的第一取样事件来确定使用包含三个或三个以上电压电平的调制方案调制的信号的第一电压电平;/n第一反馈电路,其与第二电路的输入及所述第一电路的输出耦合,所述第一反馈电路经配置以从所述第一电路接收指示有关所述第一取样事件的所述第一电压电平的信息的反馈信号且至少部分基于所述反馈信号来修改输入到所述第二电路中的所述信号;及/n所述第二电路,其经配置以针对与所述时钟信号的下降边缘相关联的第二取样事件至少部分基于所述第一反馈电路修改所述信号来确定所述信号的第二电压电平。/n

【技术特征摘要】
【国外来华专利技术】20181214 US 16/220,7551.一种设备,其包括:
第一电路,其经配置以针对与时钟信号的上升边缘相关联的第一取样事件来确定使用包含三个或三个以上电压电平的调制方案调制的信号的第一电压电平;
第一反馈电路,其与第二电路的输入及所述第一电路的输出耦合,所述第一反馈电路经配置以从所述第一电路接收指示有关所述第一取样事件的所述第一电压电平的信息的反馈信号且至少部分基于所述反馈信号来修改输入到所述第二电路中的所述信号;及
所述第二电路,其经配置以针对与所述时钟信号的下降边缘相关联的第二取样事件至少部分基于所述第一反馈电路修改所述信号来确定所述信号的第二电压电平。


2.根据权利要求1所述的设备,其进一步包括:
第二反馈电路,其与所述第一电路的输入及所述第二电路的输出耦合,所述第二反馈电路经配置以从所述第二电路接收指示有关所述第二取样事件的所述第二电压电平的信息的第二反馈信号且至少部分基于所述反馈信号修改输入到所述第一电路中的所述信号。


3.根据权利要求1所述的设备,其中所述第一电路包括各自经配置以比较所述信号与多个参考电压中的不同参考电压的多个锁存电路。


4.根据权利要求3所述的设备,其中所述多个中的每一锁存电路至少部分基于比较所述信号与所述不同参考电压来产生不同反馈信号,其中所述反馈信号包括由所述多个锁存电路产生的多个反馈信号。


5.根据权利要求3所述的设备,其中所述第一电路包括解码器,所述解码器经配置以从所述多个锁存电路接收多个不同反馈信号且至少部分基于所述多个不同反馈信号确定与所述信号相关联的符号。


6.根据权利要求5所述的设备,其中所述解码器包括温度计码解码器。


7.根据权利要求3所述的设备,其中所述多个锁存电路中的至少一者包括strongARM锁存器。


8.根据权利要求1所述的设备,其中所述第一反馈电路包括各自经配置以将多个反馈信号中的不同反馈信号施加于所述信号的多个第三电路。


9.根据权利要求8所述的设备,其中所述第一反馈电路包括经配置以使所述反馈信号延迟与所述时钟信号的所述上升边缘或所述时钟信号的所述下降边缘相关联的至少一个取样事件的一或多个第四电路。


10.根据权利要求1所述的设备,其进一步包括:
放大器,其与所述第一电路耦合且经配置以经由通道接收单端信号且至少部分基于接收所述单端信号来输出差分信号,其中所述信号包括所述差分信号。


11.根据权利要求1所述的设备,其中所述信号及所述反馈信号是差分信号。


12.根据权利要求1所述的设备,其进一步包括:
差分放大器,其与所述第一电路的输入耦合且经配置以接收与所述信号的所述第一电压电平相关联的差分信号。


13.根据权利要求1所述的设备,其中所述调制方案包括脉冲振幅调制(PAM)方案。


14.一种方法,其包括:
接收使用包含三个或三个以上电压电平的调制方案调制的信号;
由第一电路在与时钟信号的上升边缘相关联的第一取样事件期间确定所述信号的第一电压电平;
由反馈电路在与所述时钟信号的下降边缘相关联的第二取样事件期间至少部分基于确定在所述第一取样事件中发生的所述第一电压电平来修改发送到第二电路的所述信号;及
由所述第二电路在所述第二取样事件期间至少部分基于修改输入到所述第二电路中的所述信号来确定所述信号的第二电压电平。


15.根据权利要求14所述的方法,其进一步包括:
比较所述信号与第一参考电压,其中修改所述信号是至少部分基于比较所述信号与所述第一参考电压;及
比较所述信号与第二参考电压,其中修改所述信号是至少部分基于比较所述信号与所述第一参考电压。


16.根据权利要求15所述的方法,其进一步包括:
至少部分基于比较所述信号与所述第一参考电压来将第一反馈信号发送到所述反馈电路;及
至少部分基于比较所述信号与所述第二参考电压来将第二反馈信号发送到所述反馈电路,其中修改输入到所述第二电路中的所述信号是至少部分基于发送所述第一反馈信号及所述第二反馈信号。


17.根据权利要求16所述的方法,其进一步包括:
至少部分基于至少一个反馈参数使所述第一反馈信号及所述第二反馈信号加权,其中修改所述信号是至少部分基于使所述第一反馈信号及所述第二反馈信号加权。


18.根据权利要求16所述的方法,其进一步包括:
使所述第一反馈信号延迟,其中修改输入到所述第二电路中的所述信号是至少部分基于使所述第一反馈信号延迟。


19.根据权利要求16所述的方法,其进一步包括:
由解码器接收所述第一反馈信号及所述第二反馈信号;及
至少部分基于接收所述第一反馈信号及所述第二反馈信号来确定在所述第一取样事件期间传输的所述信号的符号。


20.根据权利要求14所述的方法,其进一步包括:
经由与主机装置及存储器装置耦合的通道接收单端信号;及
至少部分基于接收所述单端信号来输出差分信号,其中所述信号包括所述差...

【专利技术属性】
技术研发人员:M·A·卡里姆
申请(专利权)人:美光科技公司
类型:发明
国别省市:美国;US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1