像素驱动电路及显示面板制造技术

技术编号:29258225 阅读:6 留言:0更新日期:2021-07-13 17:30
本发明专利技术提供一种像素驱动电路及显示面板,该像素驱动电路的电荷吸收模块包括相连接的电压比较单元和控制单元,控制单元的输出端连接子像素电路的感应信号线和电压比较单元的比较信号输入端,电压比较单元的比较信号输入端用于获取感应信号线的检测电压的大小,当检测电压大于基准电压时,电压比较单元的输出端输出低电压信号,感应信号线通过电荷吸收模块接地,释放感应信号线水平串扰的电荷,直至基准电压等于检测电压为止后,控制单元的供电压输入端向控制单元的输出端输出参考电压,以此确保各驱动薄膜晶体管漏极的Vs电压稳定,即各驱动薄膜晶体管栅极Vg和Vs之间的初始压差Vgs相同,以此提高各子像素显示的均一性。

【技术实现步骤摘要】
像素驱动电路及显示面板
本专利技术涉及显示
,特别涉及一种像素驱动电路及显示面板。
技术介绍
现有AMOLED(ActiveMatrixOrganicLightEmittingDiode,有源矩阵有机发光二极管)显示面板由于相较于液晶显示面板更加轻薄,具有广泛的应用。目前大尺寸AMOLED面板的开发通常采用3T1C像素电路架构,在一个显示帧周期内,首先扫描线和感应线输入高压,开关晶体管和检测晶体管导通,驱动晶体管的栅极电压Vg写入数据电压Data,驱动晶体管的输出端电压Vs写入参考电压VREF,之后扫描线和感应线切回低压,基于存储电容Cst,驱动晶体管维持导通,发光器件发光直至所述电容Cst提供的压差Vgs降为0,在一个显示帧周期内,发光器件OLED的电流流向一直为由正极Vs到负极VSS,发光器件OLED发光。如图1所示,相邻列红色子像素1、绿色子像素2和蓝色子像素3同时与感应线Sense-line4电性连接。如图2所示,当数据电压Data写入时,绿色子像素2(高灰阶)区域的像素电路中Vs电压高,绿色子像素2两侧红色子像素1和蓝色子像素3(低灰阶)区域的像素电路中Vs电压低,当Vs同时接入参考电压VREF时,感应线Sense-line4吸收电荷能力较弱时,绿色子像素2的驱动薄膜晶体管的漏极的参考电压VREF所提供的电荷会流向两侧,造成两侧红色子像素1和蓝色子像素3的驱动薄膜晶体管的漏极的电压比实际参考电压VREF高,最终导致红色子像素1和蓝色子像素3的存储电容两端的电压差小于绿色子像素2的存储电容两端的电压差,红色子像素1、绿色子像素2和蓝色子像素3显示亮度不均匀。综上所述,需要提出一种像素驱动电路及显示面板,以解决上述问题中的感应线sense-line提供参考电压VREF,无吸收电荷的能力,将会导致并联的子像素的驱动薄膜晶体管的漏极点电荷产生串扰,严重影响显示效果的问题。
技术实现思路
本专利技术提供一种像素驱动电路及显示面板,能够解决现有技术的感应线sense-line提供参考电压VREF,无吸收电荷的能力,将会导致并联的子像素的驱动薄膜晶体管的漏极点电荷产生串扰,严重影响显示效果的问题。本专利技术提供的技术方案如下:本专利技术实施例提供一种像素驱动电路,包括至少三个子像素驱动电路,至少三个所述子像素驱动电路通过感应信号线连接,所述感应信号线的信号输入端设置有电荷吸收模块;所述电荷吸收模块包括相连接的电压比较单元和控制单元;所述电压比较单元包括基准信号输入端、比较信号输入端以及第一输出端;所述控制单元包括供电压输入端、控制信号输入端以及第二输出端;所述控制单元的第二输出端连接所述感应信号线以及所述电压比较单元的比较信号输入端;且所述电压比较单元的第一输出端连接所述控制单元的控制信号输入端。根据本专利技术一优选实施例,所述控制单元包括第一薄膜晶体管、第二薄膜晶体管和电阻模块,所述第一薄膜晶体管的源极与所述控制单元的供电压输入端电性连接,所述第一薄膜晶体管的漏极与所述第二薄膜晶体管的源极电性连接,所述第一薄膜晶体管的漏极与所述第二薄膜晶体管的源极均与所述控制单元的第二输出端电性连接,所述第一薄膜晶体管的漏极通过所述电阻模块接地,所述第一薄膜晶体管的栅极和所述第二薄膜晶体管的栅极电性连接,且所述第一薄膜晶体管的栅极和所述第二薄膜晶体管的栅极均与所述控制单元的控制信号输入端电性连接。根据本专利技术一优选实施例,所述电压比较单元的比较信号输入端用于获取所述感应信号线的检测电压的大小,所述电压比较单元的基准信号输入端用于通入基准电压;当所述检测电压大于所述基准电压,所述电压比较单元的第一输出端输出低电压信号,所述第一薄膜晶体管关闭,所述第二薄膜晶体管导通,所述感应信号线通过所述电压比较单元的比较信号输入端、所述第二薄膜晶体管和所述电阻单元接地,将所述子像素驱动电路中反馈回来的串扰电荷接地,直至所述检测电压等于所述基准电压为止;当所述检测电压等于所述基准电压,所述电压比较单元的第一输出端输出高电压信号,所述第二薄膜晶体管关闭,所述第一薄膜晶体管导通,所述控制单元的供电压输入端通过所述第一薄膜晶体管向所述控制单元的第二输出端输出所述参考电压。根据本专利技术一优选实施例,所述第一薄膜晶体管为N型薄膜晶体管,所述第二薄膜晶体管为P型薄膜晶体管,所述电阻单元为电抗、电感或电阻中一种或一种以上组合结构。根据本专利技术一优选实施例,所述基准电压为一恒定电压信号。根据本专利技术一优选实施例,所述子像素驱动电路为3T1C像素电路,包括第三薄膜晶体管、第四薄膜晶体管、第五薄膜晶体管、存储电容Cst以及OLED器件,其中,所述第三薄膜晶体管的栅极与第一扫描线电性连接,所述第三薄膜晶体管的源极与数据信号电性连接,所述第三薄膜晶体管的漏极与第一节点电性连接;所述第四薄膜晶体管的栅极与所述第一节点电性连接,所述第四薄膜晶体管的源极与电源正电压电性连接,所述第四薄膜晶体管的漏极与第二节点和所述OLED器件电性连接;所述第五薄膜晶体管的栅极与第二扫描线电性连接,所述第五薄膜晶体管的源极与所述第二节点电性连接,所述第五薄膜晶体管的漏极通过所述感应信号线与所述控制单元的第二输出端电性连接;所述第一节点和所述第二节点之间设置有存储电容Cst。根据本专利技术一优选实施例,所述子像素驱动电路还包括ADC模块和单刀双掷开关,所述第五薄膜晶体管的漏极与所述单刀双掷开关的固定端电性连接,所述ADC模块和所述感应信号线分别与所述单刀双掷开关的两侧动端电性连接,所述ADC模块用于获取所述第四薄膜晶体管的阙值电压。根据本专利技术一优选实施例,在显示帧周期的显示时间内,所述单刀双掷开关与所述感应信号线电性连接,所述单刀双掷开关与所述ADC模块断开;在显示帧周期的非显示时间内或非显示帧周期内,所述单刀双掷开关与所述ADC模块电性连接,所述单刀双掷开关与所述感应信号线断开。根据本专利技术一优选实施例,至少三个水平设置的所述子像素驱动电路通过同一条所述感应线电性与一个所述电荷吸收模块电性连接,每个所述子像素驱动电均单独设置一个所述ADC模块。依据上述像素驱动电路,本专利技术还提供一种显示面板,包括上述实施例的像素驱动电路。本专利技术的有益效果:本专利技术实施例提供一种像素驱动电路及显示面板,该像素驱动电路包括至少三个子像素驱动电路,至少三个子像素驱动电路通过感应信号线连接,感应信号线的信号输入端设置有电荷吸收模块;电荷吸收模块包括相连接的电压比较单元和控制单元;电压比较单元包括基准信号输入端、比较信号输入端以及第一输出端;控制单元包括供电压输入端、控制信号输入端以及第二输出端;控制单元的第二输出端连接感应信号线以及电压比较单元的比较信号输入端;且电压比较单元的第一输出端连接控制单元的控制信号输入端。电压比较单元的比较信号输入端用于获取感应信号线的检测电压的大小,电压比较单元的基准信号输入端用于通入基准电压;当检测电压大于基准电压时,电压比较单元的第一输出端输出低电压信号,感应信号线通过电荷吸收模块接地本文档来自技高网
...

【技术保护点】
1.一种像素驱动电路,其特征在于,包括至少三个子像素驱动电路,至少三个所述子像素驱动电路通过感应信号线连接,所述感应信号线的信号输入端设置有电荷吸收模块;/n所述电荷吸收模块包括相连接的电压比较单元和控制单元;/n所述电压比较单元包括基准信号输入端、比较信号输入端以及第一输出端;/n所述控制单元包括供电压输入端、控制信号输入端以及第二输出端;所述控制单元的第二输出端连接所述感应信号线以及所述电压比较单元的比较信号输入端;且所述电压比较单元的第一输出端连接所述控制单元的控制信号输入端。/n

【技术特征摘要】
1.一种像素驱动电路,其特征在于,包括至少三个子像素驱动电路,至少三个所述子像素驱动电路通过感应信号线连接,所述感应信号线的信号输入端设置有电荷吸收模块;
所述电荷吸收模块包括相连接的电压比较单元和控制单元;
所述电压比较单元包括基准信号输入端、比较信号输入端以及第一输出端;
所述控制单元包括供电压输入端、控制信号输入端以及第二输出端;所述控制单元的第二输出端连接所述感应信号线以及所述电压比较单元的比较信号输入端;且所述电压比较单元的第一输出端连接所述控制单元的控制信号输入端。


2.根据权利要求1所述的像素驱动电路,其特征在于,所述控制单元包括第一薄膜晶体管、第二薄膜晶体管和电阻模块,所述第一薄膜晶体管的源极与所述控制单元的供电压输入端电性连接,所述第一薄膜晶体管的漏极与所述第二薄膜晶体管的源极电性连接,所述第一薄膜晶体管的漏极与所述第二薄膜晶体管的源极均与所述控制单元的第二输出端电性连接,所述第一薄膜晶体管的漏极通过所述电阻模块接地,所述第一薄膜晶体管的栅极和所述第二薄膜晶体管的栅极电性连接,且所述第一薄膜晶体管的栅极和所述第二薄膜晶体管的栅极均与所述控制单元的控制信号输入端电性连接。


3.根据权利要求2所述的像素驱动电路,其特征在于,所述电压比较单元的比较信号输入端用于获取所述感应信号线的检测电压的大小,所述电压比较单元的基准信号输入端用于通入基准电压;
当所述检测电压大于所述基准电压,所述电压比较单元的第一输出端输出低电压信号,所述第一薄膜晶体管关闭,所述第二薄膜晶体管导通,所述感应信号线通过所述电压比较单元的比较信号输入端、所述第二薄膜晶体管和所述电阻单元接地,将所述子像素驱动电路中反馈回来的串扰电荷接地,直至所述检测电压等于所述基准电压为止;
当所述检测电压等于所述基准电压,所述电压比较单元的第一输出端输出高电压信号,所述第二薄膜晶体管关闭,所述第一薄膜晶体管导通,所述控制单元的供电压输入端通过所述第一薄膜晶体管向所述控制单元的第二输出端输出所述参考电压。


4.根据权利要求2所述的像素驱动电路,其特征在于,所述第一薄膜晶体...

【专利技术属性】
技术研发人员:杨波
申请(专利权)人:深圳市华星光电半导体显示技术有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1