当前位置: 首页 > 专利查询>方迪光专利>正文

电脑无线接收器制造技术

技术编号:2923127 阅读:358 留言:0更新日期:2012-04-11 18:40
本实用新型专利技术涉及一种计算机无线接收装置,为实现低投资计算机远程通讯及联网而设计,是一块插入PC机总线扩展槽中工作的板,包括天线、识别无线信号及译码的BB机主电路、单片机、单片机与BB机主电路间的输入、输出接口电路、存放接收器全部工作程序的ROM及以单片机和微机共享为工作方式的缓冲器。单片机将BB机主电路输出的显示信号转换成电脑数据存于缓冲器中供微机取用。广泛用于异地数据结算统计等,使用方便、灵活、可靠。(*该技术在2004年保护过期,可自由使用*)

【技术实现步骤摘要】

本技术涉及一种计算机输入装置,更确切地说是涉及一种计算机的无线接收器。计算机的远程通讯及联网,由于存在建设费用昂贵、投资大的问题,因而严重影响了网路的建设及远程通讯业务的发展,如采用光纤、电缆或卫星通讯,每千公里的造价为6千万元,是一般企事业单位所不能承受的。本技术的目的是设计一种电脑无线接收器,与各种电脑连接后可在异地接收甲地用无线方式发射的信号,并转换成电脑数据,显示于这些电脑的屏幕上或存贮于磁盘里。利用本技术的无线接收器可实现中心发射、全网同时接收等多种计算机网络及无线通讯技术,可广泛用于银行、商务、军事、企事业部门中,并大大降低了建网投资。本技术的电脑无线接收器是一块带有标准插头的插板,插接于各种PC机如PC/XT、286、386、486的标准总线扩展插槽内,利用无线寻呼技术实现计算机远程网络传送数字文件。本技术的电脑无线接收器,是一块插入电脑总线扩展槽中的板,包括天线和识别无线信号并译码的BB机主电路,所述的BB机主电路包括无线信号接收元、微处理器、CMOS支援电路和开关矩阵电路,其特征在于还包括将BB机主电路输出的供显示的信号转换成电脑数据的单片机,单片机与所述BB机主电路间的输入接口电路、输出接口电路,程序存贮器ROM和供单片机存放接收数据及供电脑共享该数据缓冲器;所述的BB机输入接口电路连接于BB机主电路的开关矩阵与单片机的I/O端间,所述的BB机输出接口电路连接于BB机主电路的微处理器与单片机的I/O端间,所述程序存贮器ROM的数据端、地址端分别与单片机的I/O端连接,所述单片机的I/O端及连接电脑的数据线、地址线分别接所述的缓冲器。本技术的电脑无线接收器,由天线及BB机主电路获得无线“寻呼”信号,输出原本供液晶显示的代码,单片机通过BB机主电路的Speaker(译码成功通知信号)信号线获得数据接收请求,单片机获知清求后先通过BB机输入接口及BB机主电路开关矩阵向BB机主电路微处理器发布控制命令,如向BB机主电路发布读取命令,单片机通过BB机输出接口电路从BB机主电路微处理器的数据总线和显示有效线上截取原BB机供液晶显示的代码,转换为国际内码送缓冲器暂存,并向电脑(或工作站)发中断申请,同时将缓冲器置为共享状态,供电脑在适当的时候读取,达到无线接收的目的。下面结合实施例及附图进一步说明本技术的技术附图说明图1.电脑无线接收器原理框图图2.图1中BB机输入接口电原理图图3.图1中BB机输出接口电原理图图4.图1中单片机及其扩展ROM电原理图图5.图1中单片机及其缓冲器电原理图图6.图1中天线回路电原理图参见图1,天线30为拉杆或软导线等室内天线,固定在微机主机箱外或悬挂于室内任意位置处。1为BB机主电路,包括无线信号元11、CMOS支援电路12、微处理器13和2×4开关矩阵14,BB机主电路用于接收无线“寻呼”信号及Pocsag码的译码。实施中可选用任一种Pocsag类型的BB机机芯并对其进行改造,如取北京京新公司生产的BB机半成品机芯,即去掉内部天线回路、液晶显示器、蜂鸣器及其振动器、按钮、电池夹及支架后,将其余主电路装配在插板上构成。BB机输出接口5,用于将BB机主电路待显示的“传呼”信号转换为单片机7可接收的电平信号,包括代表BB机的Pocsag码已被转换成显示代码的Speaker信号、发送显示有效信号Disp-El、Disp-E2、显示选通信号Disp-A0及8位数据信号DB0-DB7。BB机输入接口电路6,是单片机7向BB机主电路1发布命令的通道,执行原BB机按键开关的功能,受单片机程序控制,包括开关/复位、功能、读当前一条信息和读下一条信息,控制接通BB机主电路中2×4开关矩阵中的相应开关,使BB机主电路的微处理器13获得指令。单片计算器7负责电脑无线接收器的全部命令识别、接收控制、数据转换及协调输出等,实施时可采用任意型号,如选用8051,全部工作程序存贮于只读存贮器8中。缓冲器9是单片机7作数据操作和文件整理时的临时存放处,也是微机或工作站20获取文件的集散地,缓冲器设计成共享工作方式参见图2,BB机输入接口电路6由四个三态门连接构成,各三态门的控制端分别接单片机输入/输出端I/O,如P1.4-P1.7,三态门的输入、输出端分别接BB机主电路开关矩阵按钮开关的两端,每当控制端电平为有效状态时,相应开关接通,向BB机主电路的微处理器发出指令。参见图3,BB机输出接口电路5是12组分别由用于电压放大的与非门串接逻辑整形门构成的电路。与非门一端分别接BB机主电路的Speaker信号、Disp-E1、Disp-E2、Disp-A0及数据DB0-DB7信号,各逻辑整形门输出端分别接单片机7的P1.0-P1.3及P3口P3.0-P3.7。BB机输出接口电路、输入接口电路及单片机的工作过程是当单片机的扫描程序从其P1.0端获悉Speaker信号后,立即通过其P1.6端控制BB机输入接口电路向BB机主电路微处理器发布读命令,微处理器得到命令即发送显示有效及数据代码,经BB机输出接口电路再次送给单片机,单片机截获这些代码送缓冲器暂存。参见图4,单片机及其扩展ROM的电连接图,实施例采用具有4K容量的2732EPROM,使用单片机的P0端口和P2端口作为程序代码的数据通道及地址通道。地址锁存器74HC373用于分时使用P0端口的数据,产生低8位地址信号。参见图5,缓冲器9设计成单片机和微机共享工作方式,包括RAM51、第一组三态门芯片52、第二组三态门芯片53、与门54、D触发器55、地址锁存器56和二选一电路57;D触发器的R端接单片机的一个I/O端,用于表示无线接收器占有缓冲器;D触发器的S端并接单片机和微机的中断端1NT;D触发器Q端并接第一组三态门芯片的选片控制端、与门一输入端、微机的询问端IRQ及二选一电路的选择端;D触发器Q反端并接单片机一用于表示接收器询问的I/O端、第二组三态门芯片的选片控制端、D触发器的D端和与门另一输入端;D触发器的时钟CP端接微机释放端;与门输出端按RAM的片选端;输出数据及地址信号的单片机PO口各端并接第一组三态门输入各端及地址锁存器输入各端;第一组三态门输出各端与第二组三态门输入各端及RAM数据各端并接;第二组三态门输出各端接微机数据总线;地址锁存器输出各端分别连接二选一电路的一组数据输入端,二选一电路的另一组数据输入端分别连接微机地址总线,二选一电路输出端连接RAM地址端。实施例RAM51可采用任意型号的随机存贮器芯片,如2K容量的6116。设计的D触发器55用于标识共享缓冲器的当前占有权状态,当Q端为“1”时,表示微机20占有,为“0”时表示单片机7占有其Q及Q反端直接控制两组三态门芯片52、53以及通过与门54控制RAM51的片选端CS反。当无线接收器单片机从BB机主电路截取待显示的信息代码后,单片机的P2.5端输出接收器占有信号将D触发器55置为“0”态,表示单片机7占有缓冲器,打开第一组三态门芯片52,RAM的数据线与单片机的PO端口连接,二选一电路57将单片机PO端口及P2端口P2.0-2的地址数据经锁存器56送RAM地址端,单片机使用缓冲器,将代码送入RAM中,待组织好文件后,由单片本文档来自技高网...

【技术保护点】
一种电脑无线接收器,是一块插入电脑总线扩展槽中的板,包括天线和识别无线信号并译码的BB机主电路,所述的BB机主电路包括无线信号接收元、微处理器、CMOS支援电路和开关矩阵电路,其特征在于:还包括将BB机主电路输出的供显示的信号转换成电脑 数据的单片机,单片机与所述BB机主电路间的输入接口电路、输出接口电路,程序存贮器ROM和供单片机存放接收数据及供电脑共享该数据的缓冲器;所述的BB机输入接口电路连接于BB机主电路的开关矩阵与单片机的I/O端间,所述的BB机输出接口电路连 接于BB机主电路的微处理器与单片机的I/O端间,所述程序存贮器ROM的数据端、地址端分别与单片机的I/O端连接,所述单片机的I/O端及连接电脑的数据线、地址线分别接所述的缓冲器。

【技术特征摘要】

【专利技术属性】
技术研发人员:方迪光
申请(专利权)人:方迪光
类型:实用新型
国别省市:81[中国|广州]

相关技术
    暂无相关专利
网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1