【技术实现步骤摘要】
图像感测装置
本公开的各种实施方式涉及半导体设计技术,更具体地,涉及图像感测装置。
技术介绍
图像感测装置利用半导体的光敏特性来捕获图像。通常,有两种类型的感测装置:电荷耦合器件(CCD)图像感测装置和互补金属氧化物半导体(CMOS)图像感测装置。近来,因为CMOS图像感测装置允许模拟和数字控制电路二者直接实现在单个集成电路(IC)上,所以CMOS图像感测装置得到广泛使用。
技术实现思路
本公开的各种实施方式涉及可以减少在读出电路之间发生的失配的图像感测装置。根据一个实施方式,一种图像感测装置可以包括:第一列线至第四列线,其在列方向上延伸并且在行方向上依次设置;第一单位像素电路和第三单位像素电路,其布置在第一行中并联接至第一列线和第三列线;第二单位像素电路和第四单位像素电路,其布置在第二行中并联接至第二列线和第四列线;第一读出电路和第二读出电路,其对应于第一单位像素电路和第二单位像素电路;第三读出电路和第四读出电路,其对应于第三单位像素电路和第四单位像素电路;第一路径改变电路,其适于基于第一控制信 ...
【技术保护点】
1.一种图像感测装置,该图像感测装置包括:/n第一列线、第二列线、第三列线和第四列线,该第一列线、该第二列线、该第三列线和该第四列线在列方向上延伸并且沿行方向依次设置;/n第一单位像素电路和第三单位像素电路,该第一单位像素电路和该第三单位像素电路被布置在第一行中并分别联接至所述第一列线和所述第三列线;/n第二单位像素电路和第四单位像素电路,该第二单位像素电路和该第四单位像素电路被布置在第二行中并分别联接至所述第二列线和所述第四列线;/n第一读出电路和第二读出电路,该第一读出电路和该第二读出电路对应于所述第一单位像素电路和所述第二单位像素电路;/n第三读出电路和第四读出电路, ...
【技术特征摘要】
20191216 KR 10-2019-01678901.一种图像感测装置,该图像感测装置包括:
第一列线、第二列线、第三列线和第四列线,该第一列线、该第二列线、该第三列线和该第四列线在列方向上延伸并且沿行方向依次设置;
第一单位像素电路和第三单位像素电路,该第一单位像素电路和该第三单位像素电路被布置在第一行中并分别联接至所述第一列线和所述第三列线;
第二单位像素电路和第四单位像素电路,该第二单位像素电路和该第四单位像素电路被布置在第二行中并分别联接至所述第二列线和所述第四列线;
第一读出电路和第二读出电路,该第一读出电路和该第二读出电路对应于所述第一单位像素电路和所述第二单位像素电路;
第三读出电路和第四读出电路,该第三读出电路和该第四读出电路对应于所述第三单位像素电路和所述第四单位像素电路;
第一路径改变电路,该第一路径改变电路用于基于第一控制信号来改变所述第一列线和所述第二列线与所述第一读出电路和所述第二读出电路之间的第一路径和第二路径,使得所述第一单位像素电路和所述第二单位像素电路在第一单位时间期间根据第一关系联接至所述第一读出电路和所述第二读出电路;以及
第二路径改变电路,该第二路径改变电路用于基于第二控制信号来改变所述第三列线和所述第四列线与所述第三读出电路和所述第四读出电路之间的第三路径和第四路径,使得所述第三单位像素电路和所述第四单位像素电路在所述第一单位时间期间根据与所述第一关系不同的第二关系联接至所述第三读出电路和所述第四读出电路。
2.根据权利要求1所述的图像感测装置,
其中,所述第一关系是所述第一单位像素电路联接至所述第一读出电路,并且所述第二单位像素电路联接至所述第二读出电路,并且
其中,所述第二关系是所述第三单位像素电路联接至所述第四读出电路,并且所述第四单位像素电路联接至所述第三读出电路。
3.根据权利要求1所述的图像感测装置,
其中,所述第一关系是所述第一单位像素电路联接至所述第二读出电路,并且所述第二单位像素电路联接至所述第一读出电路,并且
其中,所述第二关系是所述第三单位像素电路联接至所述第三读出电路,并且所述第四单位像素电路联接至所述第四读出电路。
4.根据权利要求1所述的图像感测装置,
其中,所述第一路径改变电路还基于所述第一控制信号来改变所述第一路径和所述第二路径,使得所述第一单位像素电路和所述第二单位像素电路在第二单位时间期间根据所述第二关系联接至所述第一读出电路和所述第二读出电路,并且
其中,所述第二路径改变电路还基于所述第二控制信号来改变所述第三路径和所述第四路径,使得所述第三单位像素电路和所述第四单位像素电路在所述第二单位时间期间根据所述第一关系联接至所述第三读出电路和所述第四读出电路。
5.根据权利要求1所述的图像感测装置,其中,所述第一控制信号和所述第二控制信号是相同信号或互相反相的信号。
6.根据权利要求1所述的图像感测装置,
其中,所述第一控制信号和所述第二控制信号针对每个单位时间被控制,并且
其中,所述单位时间包括两个或更多个行线时间、或者一个或更多个帧时间。
7.一种图像感测装置,该图像感测装置包括:
第一列线、第二列线、第三列线和第四列线,该第一列线、该第二列线、该第三列线和该第四列线在列方向上延伸并且沿行方向依次设置;
第一单位像素电路,该第一单位像素电路被布置在第一行中并联接至所述第一列线;
第二单位像素电路,该第二单位像素电路被布置在第二行中并联接至所述第二列线;
第三单位像素电路,该第三单位像素电路被布置在所述第一行中并联接至所述第四列线;
第四单位像素电路,该第四单位像素电路被布置在所述第二行中并联接至所述第三列线;
第一读出电路和第二读出电路,该第一读出电路和该第二读出电路对应于所述第一单位像素电路和所述第二单位像素电路;
第三读出电路和第四读出电路,该第三读出电路和该第四读出电路对应于所述第三单位像素电路和所述第四单位像素电路;
第一路径改变电路,该第一路径改变电路用于基于第一控制信号针对每个单位时间来改变所述第一列线和所述第二列线与所述第一读出电路和所述第二读出电路之间的第一路径和第二路径;以及
第二路径改变电路,该第二路径改变电路用于基于第二控制信号针对每个单位时间按照与所述第一路径改变电路相同的方式来改变所述第三列线和所述第四列线与所述第三读出电路和所述第四读出电路之间的第三路径和第四路径。
8.根据权利要求7所述的图像感测装置,
其中,所述第一路径改变电路改变所述第一路径和所述第二路径,使得在第一单位时间期间,所述第一列线联接至所述第一读出电路并且所述第二列线联接至所述第二读出电路,并且
其中,所述第二路径改变电路改变所述第三路径和所述第四路径,使得在所述第一单位时间期间,所述第三列线联接至所述第三读出电路并且所述第四列线联接至所述第四读出电路。
9.根据权利要求8所述的图像感测装置,
其中,所述第一路径和所述第二路径在所述列方向上平行地形成,并且
其中,所述第三路径和所述第四路径在所述列方向上平行地形成。
10.根据权利要求7所述的图像感测装置,
其中,所述第一路径改变电路改变所述第一路径和所述第二路径,使得在第二单位时间期间,所述第一列线联接至所述第二读出电路并且所述第二列线联接至所述第一读出电路,并且
其中,所述第二路径改变电路改变所述第三路径和所述第四路径,使得在所述第二单位时间期间,所述第三列线联接至所述第四读出电路并且所述第四列线联接至所述第三读出电路。
11.根据权利要求10所述的图像感测装置,
其中,所述第一路径和所述第二路径形成为彼此交叉,并且
其中,所述第三路径和所述第四路径形成为彼此交叉。
12.根据权利要求7所述的图像感测装置,其中,所述第一控制信号和所述第二控制信号是相同的信号。
13.根据权利要求7所述的图像感测装置,
其中,所述第一控制信号和所述第二控制信号针对每个单位时间被控制,并且
其中,所述单位时间包括两个或更多个行线时间、或者一个或更多个帧时间。
14.一种图像感测装置,该图像感测装置包括:
第一列线、第二列线、第三列线和第四列线,该第一列线、该第二...
【专利技术属性】
技术研发人员:郑会三,
申请(专利权)人:爱思开海力士有限公司,
类型:发明
国别省市:韩国;KR
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。