线计算机制造技术

技术编号:2893106 阅读:146 留言:0更新日期:2012-04-11 18:40
本发明专利技术为用于生产线控制系统中的线计算机,其中使用了高速CPU和低速I/O设备,能够产生用于信号传输的最佳总线时序,从而有足够的时间间隙来调整高速CPU和低速I/O设备之间的速度差。此外日历时钟的功能也被改进,从而可以产生正确的时钟。CRT显示控制器中的显示存贮器被有效地利用,可使存贮元件数量降低。CPU板和I/O板及软盘驱动器之间的连接系统也被改进,使得外设备中的异常情况不会扩展上CPU板上。(*该技术在2010年保护过期,可自由使用*)

【技术实现步骤摘要】

【技术保护点】
一种线计算机,包括:.一个控制构成上述的线计算机的每个单元的主处理器,.与上述的主处理器相连的第一总线,.与上述的第一总线相连、并被上述的主处理器所访问的主存贮器。.与上述第一总线相连的DMA控制器,该控制器通过上述的主存贮器和 一个SCSI控制器或软盘控制器执行直接存贮器访问。.与上述的第一总线相连、控制着各种Ⅰ/O板的VME一总线控制器。.与上述的第一总线相比具有较少的位数第二总线,.一个与上述的第一总线和第二总线相连、包括一个缓冲器和一个控制电路的 时序控制电路,其中:上述的缓冲器锁存上述第一总线或者第二总线上的数据;当上述的主处理器送来一个读信号时,上述的控制电路起到使上述的主处理器建立的地址选通信号和数据选通信号延时的作用,在上述的地址选通信号和地址选通信号被取消之前,上述 的控制电路发出一个用来禁止传输的片选信号。上述的控制电路发出指令把读出的数据存贮在上述的缓冲器中,并且产生一持续信号,依靠该信号,存贮数据被送至第一总线;当主处理器送出一个写信号时,上述控制电路的作用是使上述主处理器建立的地址选取信号和数据选通信号延时。上述控制电路还发出指令把写入数据存入上述的缓冲器中并且生产一个持续信号,依靠该信号,存贮数据被送至第二总线,以后上述的控制电路还将产生一个片选信号,.一个与第二总线相连的CRT显示控制器,它有一个控制CRT显示设备上的图形 显示控制器和一个控制字幅显示的字幅显示控制器;.一个与上述的第二总线相连的通信处理部分,由它和其它的线处理器进行通信处理,.一条位数小于上述的第一总线的位数的第三总线,.一个与上述第三总线相连的从属处理器,.一个向上述的总处 理器送出信号的日历时钟,.一个与上述的第三总线外设控制部分,它控制的打印机,串形信号通信和键盘;和.设置在上述的第一总线和第三总线之间的外设控制器它调整着上述的主处理器和从属处理器的工作时序。...

【技术特征摘要】
...

【专利技术属性】
技术研发人员:平久博一井上贤一伊东千明本健二谷堂繁利
申请(专利权)人:横河电机株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1