音频信号处理器制造技术

技术编号:2887746 阅读:196 留言:0更新日期:2012-04-11 18:40
一种用于处理1位信号的音频信号处理器,包括一个用于接收1位信号的输入端40,用于对1位信号施加预定滤波特性,借此把该信号转换成n位信号的装置41、42,其中n大于1,用于确定n位信号绝对值的装置43,于依据所述绝对值产生动态控制信号的装置46、51,用于把动态控制信号施加到1位输入信号的装置48,和用于把动态控制的信号重新量化为1位信号并对重新量化的1位信号中的噪声整形的装置49。还公开了用于产生取2为底的对数和对应的反对数的电路。(*该技术在2018年保护过期,可自由使用*)

【技术实现步骤摘要】

本专利技术涉及音频信号处理器。本专利技术的实施例涉及1位音频信号的动态控制。已知通过以至少奈奎斯特速率对模拟信号取样并由一个m位数对样值幅度编码来把模拟信号转换成数字形式。因此,如果m=8,则认为该样值被量化成8位精度。通常m可以是等于或大于1的任何位数。为了只量化1位,已知的方式是提供一种被称为Sigma-Delta ADC″或称为″Delta-Sigma ADC″的模拟数字转换器(ADC)。在此采用术语″Delta-Sigma″。例如,在德州仪器公司1993年出版的ISBN0-904.047-00-8由Craig Marven和GillianEwers发表的″数字信号处理的简单方法″一文中描述过这种ADC。参考附图说明图1,在这种ADC的一个实例中,把模拟输入信号和1位输出信号的积分2(Sigma)之差1(Delta)提供给1位量化器3。输出信号包括逻辑值0和1位,但分别表示实际值-1和+1。积分器3累积1位输出,以使其中存储的值趋于遵循模拟信号的值。量化器3随着每一位的产生而把累积值加(+1)或减(-1)。ADC要求非常高的取样速率,以允许输出位的产生流动遵循该模拟信号的累积值。在下面的说明书和权利要求书中使用的术语″1位″是指被量化成例如由Delta-SigmaADC产生的1个数字位精度的信号。同样是众所周知的,当音频信号量化成1位时,音频信息被量化噪声模糊到不能接受的程度,必须对量化噪声进行适当的整形。图2中示意性地图示出噪声整形,其中21表示噪声整形,22表示音频信号。控制音频信号的动态也是已知的。动态控制包括信号动态范围的控制a)动态范围的限度b)动态信号压缩,和c)动态信号扩展。压缩和扩展涉及把该信号与一个取决于信号幅度的增益系数相乘。本专利技术寻求对1位音频信号施加动态控制。根据本专利技术的一个方面,提供一种用于处理1位信号的音频信号处理器,包括一个用于接收1位信号的输入端,用于对1位信号施加预定滤波特性,借此把该信号转换成p位信号的装置,其中p大于1,用于确定p位信号绝对值的装置,用于依据所述绝对值产生动态控制信号的装置,用于把动态控制信号施加到1位输入信号的装置,和用于把动态控制的信号重新量化为1位信号并对重新量化的1位信号中的噪声整形的Delta Sigma调制器装置。因此,本专利技术提供1位信号的动态控制。在本专利技术的一个实施例中,产生装置包括用于形成对p位信号取2为底的对数的装置,用于把p位信号的对数与压缩或扩展比相乘的装置,和用于形成其反对数以产生动态控制信号的装置。根据本专利技术的另一个方面,提供一种用于把n位数字信号值转换成取2为底的对数值的电路,包括用于接收n位信号相应位的n个输入端,用于向最高效位(MSB)的位置有选择地移动n位信号的位的移位装置,和用于把n位信号的位向MSB移动许多移位直到最高有效逻辑1位到达MSB位置和用于产生表示所述移位数量数值的移位控制装置,由表示所述移位数量的所述数值表示取2为底的对数值并由移位装置输出移动的位。根据本专利技术的再一个方面,提供一种反对数电路,包括用于接收取2为底的对数值的相应位的n个输入端,用于向最低有效位位置有选择地移动这些位的移位装置,和装配用来接收表示移位数量的所述数值,并可操作地控制移位装置以便把n位向LSB移动所述移位数量的移位控制装置。从下面结合附图阅读说明实施例的详细描述中将使本专利技术的上述和其它目的、特性和优点显而易见,其中图1是1位模拟数字转换器的简化方框图;图2说明1位信号的噪声整形;图3说明施加到音频信号的各种动态控制的传递函数;图4是根据本专利技术一个实施例的1位信号动态控制电路的方框图;图5A是根据本专利技术一个方面用于形成p位信号取2为底的对数的电路的方框图,图5B说明图5A电路的传递函数;图6是与图5的对数电路对应的反对数电路的方框图;图7是图4中用于把p位信号重新量化为1位信号的Delta Sigma调制器的方框图;图8是图4的电路中使用的低通滤波器、绝对值电路和高通滤波器的示意图。在此描述的电路是数字时钟电路。计时装置在本领域中是熟知的,并且为方便起见不再描述。参考图3,在对数域中图解地示出音频信号的动态控制。直线33表示输入值x等于输出值y的信号的传递函数即未受到动态控制。在输入信号的压缩和扩展中,改变传递函数的斜率。在压缩中,斜率dy/dx降低,如在30所示。在扩展中,斜率增加,如在32所示。在界限31,不允许输出信号的值增加超出设定值。另外,已知抑制输入信号值小于如在34所示的设定阈值一种被称为″核化″的处理。正如熟知的,依据输入信号的绝对幅度进行压缩和扩展即斜率的改变取决于输入信号幅度或信号包络。传递函数斜率的改变对应于例如放大输入信号的放大器的增益中的变化。在数字域中对应于数字信号的值乘以表示所希望的增益变化的系数。参考图4,示出本专利技术的说明实施例。图4仅说明一个压缩器作为实例。本专利技术的优选实施例还可包括一个扩展器,和/或一个限幅器和/或一个核化器。压缩器包括一个接收1位音频信号的输入端40。该1位信号施加到检测1位信号包络线的包络检测器41、42、43。在图4中,检测器包括一个由低通滤波器41和高通滤波器42组成的带通滤波器和一个绝对值电路43。低和高通滤波器可以按所示的顺序或相反顺序排列。低通滤波器主要检测由1位信号表示的模拟音频的包络线。低通滤波器还把1位信号转换成n位形式,该n位信号由带符号的取样值表示。高通滤波器去除低频噪声。绝对值电路把带符号的值转换成绝对值。(对应于在模拟域中对音频信号整流)。因此,包络检测器的输出是n位绝对值信号,其中n大于1,例如13位。n位信号取样速率等于1位信号的取样速率(例如2.8224MHz),以确保准确估算音频信号的峰值。电路44把n位信号转换为取2为底的对数。设置时间常数电路45以响应音频信号绝对幅度中的变化提供快增高和慢衰减。n位乘法器46把音频信号的包络值与取决于所希望的音频信号压缩的比值相乘。然后在反对数电路47中对乘积进行反对数运算,以产生施加到1位乘法器48中原始1位信号的压缩控制信号。1位信号经延迟器50提供给乘法器。该延迟电路具有是与通过电路41至47的处理延迟对应的延迟值。1位信号的位表示+1和-1。因此,1位乘法器对n位信号或是求反(1位信号=1)或是求正(1位信号=+1)。在Delta Sigma调制器49中把所得到的n位乘积转换成1位形式,Delta Sigma调制器49还对如图2所示的量化噪声整形。如图3所示,最好是仅对阈值之上的输入信号幅度的预定范围进行压缩。为定义该范围,在滤波器41,42和绝对值电路43之间设置减法器52。从n位信号减去一个可调节的阈值Th。由绝对值电路43消除任何得到的负信号值。由于延迟器50在1位乘法器48使1位信号与压缩控制信号同步,仅对1位信号绝对幅度大于该阈值的部分进行压缩。信号扩展器与图4的压缩器相似,区别仅在于施加到乘法器46的比例信号。通过简单和适当地使最高有效位为零(限幅器)或通过使最低有效位为零(核化器)很容易在数字系统中设置限幅器或核化器。参考图5A,示出对数电路44的一个实例。该电路不对输入信号产生准确的取2为底的对数,而是代之以产生取2为底的对数的分段线性近似,如图5B的曲线所本文档来自技高网...

【技术保护点】
一种用于处理1位信号的音频信号处理器,包括:一个用于接收1位信号的输入端,用于对1位信号施加预定滤波特性,借此把该信号转换成n位信号的装置,其中n大于1,用于确定n位信号绝对值的装置,用于依据所述绝对值产生动态控制信号的装置 ,用于把动态控制信号施加到1位输入信号的装置,和用于把动态控制的信号重新量化为1位信号并对重新量化的1位信号中的噪声整形的装置。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:PC伊斯蒂PD索普C斯莱特
申请(专利权)人:索尼英国有限公司
类型:发明
国别省市:GB[英国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1