数字麦克风测试模组制造技术

技术编号:28699728 阅读:50 留言:0更新日期:2021-06-02 03:36
本实用新型专利技术旨在提供一种成本低、测试效果好的数字麦克风测试模组。本实用新型专利技术包括依次电性连接的信号调制模块、编程逻辑阵列模块、MCU模块以及USB输出模块,所述信号调制模块与待测的麦克风电信号连接,所述USB输出模块与上位机电信号连接,所述编程逻辑阵列模块发送与当前待测产品匹配的时钟信号给所述信号调制模块,所述信号调制模块接收麦克风模拟信号后将其解码后转换为音频数据信号并发送给所述编程逻辑阵列模块,所述编程逻辑阵列模块将数据信号发送至所述MCU模块,所述MCU模块接收并存储音频数据信号,所述MCU模块通过所述USB输出模块将音频数据信号发送至上位机。本实用新型专利技术应用于测试电路的技术领域。

【技术实现步骤摘要】
数字麦克风测试模组
本技术应用于测试电路的
,特别涉及一种数字麦克风测试模组。
技术介绍
目前行业内测试数字麦克风的方式大多是使用国外PORTLANDTOOL&DIE公司的DCC-1448和PQC-3048两种型号的仪器来解码数字麦克风,前者用于实验室调试,后者用于生产线测试。将麦克风输出的脉冲密度调制信号转换为脉冲编码调制信号通过USBAudio流将数据实时传输给电脑,电脑再运行相应的测试软件来计算数字麦克风的频率响应和总谐波失真等性能参数。但国外的设备价格昂贵,成本太高不利于麦克风的大量检测。
技术实现思路
本技术所要解决的技术问题是克服现有技术的不足,提供了一种成本低、测试效果好的数字麦克风测试模组。本技术所采用的技术方案是:本技术包括依次电性连接的信号调制模块、编程逻辑阵列模块、MCU模块以及USB输出模块,所述信号调制模块与待测的麦克风电信号连接,所述USB输出模块与上位机电信号连接,所述编程逻辑阵列模块发送与当前待测产品匹配的时钟信号给所述信号调制模块,所述信号调制模块接收麦克风模拟信号后将其解码后转换为音频数据信号并发送给所述编程逻辑阵列模块,所述编程逻辑阵列模块将数据信号发送至所述MCU模块,所述MCU模块接收并存储音频数据信号,所述MCU模块通过所述USB输出模块将音频数据信号发送至上位机。由上述方案可见,通过采用USBAudio协议进行数据传输,进而有效的降低成本。麦克风在不同的频率下工作模式不一样,频率高的正常模式和频率低的低功耗模式,通过所述编程逻辑阵列模块发送数字麦克风的测试需要的串行时钟信号SCLK和帧时钟信号LRCK给所述信号调制模块,进而使所述信号调制模块将SCLK串行时钟信号的频率通过处理之后,发送对应频率的PDM时钟信号,同时接收数字麦克风给过来的对声音信号进行模数转换得到的数据。对接收的数据解码后通过所述编程逻辑阵列模块将音频数据信号发送给所述MCU模块,由所述MCU模块通过所述USB输出模块输出,进而实现在上位机中对数字信号进行各项性能参数的分析检测。一个优选方案是,所述信号调制模块通过I2S总线与所述编程逻辑阵列模块电信号连接,所述编程逻辑阵列模块通过I2S总线与所述MCU模块电信号连接。由上述方案可见,通过I2S总线进行音频数据的传输。一个优选方案是,所述信号调制模块包括相连接的解码电路和转换电路,所述转换电路包括型号为AD5663BRMZ的数模转换器和型号为SN74AVC2T245RSWR的电平转换器。由上述方案可见,通过所述转换电路将模拟信号转行为数字信号,通过所述解码电路进行数据的解码。一个优选方案是,所述编程逻辑阵列模块包括型号为LCMXO2-1200HC-6SG32C的FPGA芯片。由上述方案可见,通过所述编程逻辑阵列模块进行程序设置,进而根据麦克风的测试需求配给相应的时钟信号。一个优选方案是,所述MCU模块包括型号为STM32F765ZIT的微控制器。由上述方案可见,通过所述MCU模块进行数据的存储和转发。一个优选方案是,所述USB输出模块包括接口电路、收发电路和集线控制电路,所述收发电路包括型号为USB3320C-EZK的高速收发器,所述集线控制电路包括型号为USB2512B-AEZG的集线控制器。由上述方案可见,所述接口电路用于与外部的USB接头连接,所述收发电路用于控制数据的传输,所述集线控制电路用于进行多个接口电路的管理和数据分配。一个优选方案是,本技术还包括电源模块,所述信号调制模块、所述编程逻辑阵列模块、所述MCU模块以及所述USB输出模块均与所述电源模块电性连接。由上述方案可见,所述电源模块用于为所述信号调制模块、所述编程逻辑阵列模块、所述MCU模块以及所述USB输出模块供电。附图说明图1是本技术的原理图;图2是所述解码电路的电路原理图;图3是所述转换电路第一部分的电路原理图;图4是所述转换电路第二部分的电路原理图;图5是所述编程逻辑阵列模块的电路原理图;图6是所述MCU模块第一部分的电路原理图;图7是所述MCU模块第二部分的电路原理图;图8是所述接口电路的电路原理图;图9是所述收发电路的电路原理图;图10是所述集线控制电路的电路原理图;图11是所述电源模块的电路原理图。具体实施方式如图1至图11所示,在本实施例中,本技术包括依次电性连接的信号调制模块1、编程逻辑阵列模块2、MCU模块3以及USB输出模块4,所述信号调制模块1与待测的麦克风电信号连接,所述USB输出模块4与上位机电信号连接,所述编程逻辑阵列模块2发送与当前待测产品匹配的时钟信号给所述信号调制模块1,所述信号调制模块1接收麦克风模拟信号后将其解码后转换为音频数据信号并发送给所述编程逻辑阵列模块2,所述编程逻辑阵列模块2将数据信号发送至所述MCU模块3,所述MCU模块3接收并存储音频数据信号,所述MCU模块3通过所述USB输出模块4将音频数据信号发送至上位机。在本实施例中,所述信号调制模块1通过I2S总线与所述编程逻辑阵列模块2电信号连接,所述编程逻辑阵列模块2通过I2S总线与所述MCU模块3电信号连接。在本实施例中,所述信号调制模块1包括相连接的解码电路11和转换电路12,所述转换电路12包括型号为AD5663BRMZ的数模转换器和型号为SN74AVC2T245RSWR的电平转换器,所述转换电路12还包括型号为AD8531ART和AD8657ARMZ的运放芯片。在本实施例中,所述编程逻辑阵列模块2包括晶振和型号为LCMXO2-1200HC-6SG32C的FPGA芯片。在本实施例中,所述MCU模块3包括型号为STM32F765ZIT的微控制器。在本实施例中,所述USB输出模块4包括接口电路41、收发电路42和集线控制电路43,所述收发电路42包括型号为USB3320C-EZK的高速收发器,所述集线控制电路43包括型号为USB2512B-AEZG的集线控制器。本技术还包括电源模块,所述信号调制模块1、所述编程逻辑阵列模块2、所述MCU模块3以及所述USB输出模块4均与所述电源模块电性连接。本技术的工作原理:所述晶振产生18.432MHz固定的频率送给所述FPGA芯片,所述FPGA芯片通过程序根据数字麦克风的测试需求进行时钟分频得到相应的时钟频率。所述FPGA芯片的程序根据对应麦克风需要的时钟,生成相应的I2S信号,发送I2S信号的串行时钟信号SCLK和帧时钟信号LRCK给所述转换电路12。所述转换电路12收到所述FPGA芯片给到的I2S信号,将串行时钟信号SCLK的频率通过处理之后,发送对应频率的PDM时钟信号,同时接收数字麦克风给过来相应的PDM数据信号。所述编程逻辑阵列模块2在获取所述信号调制模块1的I2S数据的同时,会通过另外本文档来自技高网...

【技术保护点】
1.数字麦克风测试模组,其特征在于:它包括依次电性连接的信号调制模块(1)、编程逻辑阵列模块(2)、MCU模块(3)以及USB输出模块(4),所述信号调制模块(1)与待测的麦克风电信号连接,所述USB输出模块(4)与上位机电信号连接,所述编程逻辑阵列模块(2)发送与当前待测产品匹配的时钟信号给所述信号调制模块(1),所述信号调制模块(1)接收麦克风模拟信号后将其解码后转换为音频数据信号并发送给所述编程逻辑阵列模块(2),所述编程逻辑阵列模块(2)将数据信号发送至所述MCU模块(3),所述MCU模块(3)接收并存储音频数据信号,所述MCU模块(3)通过所述USB输出模块(4)将音频数据信号发送至上位机。/n

【技术特征摘要】
1.数字麦克风测试模组,其特征在于:它包括依次电性连接的信号调制模块(1)、编程逻辑阵列模块(2)、MCU模块(3)以及USB输出模块(4),所述信号调制模块(1)与待测的麦克风电信号连接,所述USB输出模块(4)与上位机电信号连接,所述编程逻辑阵列模块(2)发送与当前待测产品匹配的时钟信号给所述信号调制模块(1),所述信号调制模块(1)接收麦克风模拟信号后将其解码后转换为音频数据信号并发送给所述编程逻辑阵列模块(2),所述编程逻辑阵列模块(2)将数据信号发送至所述MCU模块(3),所述MCU模块(3)接收并存储音频数据信号,所述MCU模块(3)通过所述USB输出模块(4)将音频数据信号发送至上位机。


2.根据权利要求1所述的数字麦克风测试模组,其特征在于:所述信号调制模块(1)通过I2S总线与所述编程逻辑阵列模块(2)电信号连接,所述编程逻辑阵列模块(2)通过I2S总线与所述MCU模块(3)电信号连接。


3.根据权利要求1所述的数字麦克风测试模组,其特征在于:所述信号调制模块(1)包括相连接的解码电路(11)和转换电...

【专利技术属性】
技术研发人员:张芯康明勇
申请(专利权)人:珠海市运泰利自动化设备有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1