【技术实现步骤摘要】
一种PCIe交换设备
[0001]本专利技术创造属于交换机
,尤其是涉及一种PCIe交换设备。
技术介绍
[0002]PCI
‑
Express(peripheral component interconnect express)是一种高速串行计算机扩展总线标准,简称PCIe,是由英特尔在2001年提出的,旨在替代旧的PCI,PCI
‑
X和AGP总线标准。
[0003]现有技术的缺陷:
[0004]现在市面上越来越多的芯片,尤其是高速串行交换芯片,比如以太网、RapidIO交换芯片采用PCIe作为其配置管理、以及协议栈上送下发的通道,而且这类交换芯片经常多设备组网使用,而市面上的处理器单片只有有限的PCIe接口,可能在数量上不足以满足系统内的交换芯片数量,而使用多片处理器有时又有些浪费,不论是成本还是功耗方面;这时就需要PCIe交换设备,拓展PCIe总线,用一个处理器作为RC,去管理多个EP设备,以及他们协议栈的上送下发。
[0005]在一些PCIe相关的产品开 ...
【技术保护点】
【技术特征摘要】
1.一种PCIe交换设备,其特征在于:包括交换芯片,以及与该交换芯片连接的SFP+接口和QSFP+接口,所述SFP+接口数量为多个;其中一路SFP+接口通过DAC无源线缆连接外部处理器,用于作为PCIe的Root设备,其他接口均为下行端口,通过DAC无源线缆连接外部的交换芯片或者PCIe EP设备。2.根据权利要求1所述的PCIe交换设备,其特征在于:所述交换芯片为89HPES12NT12G2芯片。3.根据权利要求2所述的PCIe交换设备,其特征在于:所述SFP+接口的数量为8个;每个所述SFP+接口均对应设有一个光纤连接器;其中一SFP+接口的光纤连接器的RX
‑
DAT+、RX
‑
DAT
‑
、TX
‑
DAT+、TX
‑
DAT
‑
针脚分别连接89HPES12NT12G2芯片的PE00TN0、PE00TP0、PE00RN0、PE00RP0针脚;其中一SFP+接口的光纤连接器的RX
‑
DAT+、RX
‑
DAT
‑
、TX
‑
DAT+、TX
‑
DAT
‑
针脚分别连接89HPES12NT12G2芯片的PE01TN0、PE01TP0、PE01RN0、PE01RP0针脚;其中一SFP+接口的光纤连接器的RX
‑
DAT+、RX
‑
DAT
‑
、TX
‑
DAT+、TX
‑
DAT
‑
针脚分别连接89HPES12NT12G2芯片的PE02TN0、PE02TP0、PE02RN0、PE02RP0针脚;其中一SFP+接口的光纤连接器的RX
‑
DAT+、RX
‑
DAT
‑
、TX
‑
DAT+、TX
‑
DAT
‑
针脚分别连接89HPES12NT12G2芯片的PE03TN0、PE03TP0、PE03RN0、PE03RP0针脚;其中一SFP+接口的光纤连接器的RX
‑
DAT+、RX
‑
DAT
‑
、TX
‑
DAT+、TX
‑
DAT
‑
针脚分别连接89HPES12NT12G2芯片的PE08TN0、PE08TP0、PE08RN0、PE08RP...
【专利技术属性】
技术研发人员:朱珂,赵玉林,张波,徐庆阳,方旭升,汪欣,谭力波,王盼,王锐,钟丹,
申请(专利权)人:井芯微电子技术天津有限公司,
类型:发明
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。