显示面板和显示装置制造方法及图纸

技术编号:28472446 阅读:38 留言:0更新日期:2021-05-15 21:40
本发明专利技术公开了一种显示面板和显示装置,涉及显示技术领域,显示面板包括:驱动电路,驱动电路包括相互级联的N级移位寄存器,N≥2;移位寄存器包括:第一控制单元、第二控制单元和第三控制单元;第三控制单元用于接收第一电压信号和第二电压信号,并响应于第二节点的信号和第三节点的信号,控制输出信号,第三节点与第一节点连接,第一电压信号为高电平信号,第二电压信号为低电平信号;其中,第二控制单元包括调节单元,调节单元用于在第一节点的信号以及第三节点的信号均为低电平信号,且第二时钟信号为低电平信号时,保持第一节点的低电平信号。本发明专利技术解决了现有技术中驱动电路的输出信号不稳定的问题。号不稳定的问题。号不稳定的问题。

【技术实现步骤摘要】
显示面板和显示装置


[0001]本专利技术涉及显示
,更具体地,涉及一种显示面板和显示装置。

技术介绍

[0002]目前,显示技术被广泛应用于电视、手机以及公共信息的显示,为人们的日常生活及工作带来了巨大的便利。现有技术中,用于显示画面的显示面板中都需要采用扫描驱动电路来给像素电路提供驱动信号,以控制显示面板实现运行扫描的功能,使得输入到显示面板的图像数据能够实时刷新,从而实现动态显示。
[0003]但是,现有的扫描驱动电路的输出信号不稳定,影响显示效果。

技术实现思路

[0004]有鉴于此,本专利技术提供了一种显示面板和显示装置,以解决现有技术中驱动电路的输出信号不稳定的问题。
[0005]本专利技术提供一种显示面板,包括:驱动电路,驱动电路包括相互级联的N级移位寄存器,N≥2;移位寄存器包括:第一控制单元,第一控制单元用于接收输入信号并响应于第一时钟信号而控制第一节点的信号;第二控制单元,第二控制单元用于接收第一电压信号和第二电压信号,并响应于第一节点的信号、第一时钟信号、第二时钟信号而控制第二节点的信号;第三控制单元,第三控制单元用于接收第一电压信号和第二电压信号,并响应于第二节点的信号和第三节点的信号,控制输出信号,第三节点与第一节点连接,第一电压信号为高电平信号,第二电压信号为低电平信号;其中,第二控制单元包括调节单元,调节单元用于在第一节点的信号以及第三节点的信号均为低电平信号,且第二时钟信号为低电平信号时,保持第一节点的低电平信号。
[0006]基于同一思想,本专利技术还提供了一种显示装置,该显示装置包括上述显示面板。
[0007]与现有技术相比,本专利技术提供的显示面板和显示装置,至少实现了如下的有益效果:
[0008]本专利技术提供的显示面板中,第二控制单元包括调节单元,调节单元用于在第一节点的信号以及第三节点的信号均为低电平信号,且第二时钟信号为低电平信号时,保持第一节点的低电平信号,从而保持第三节点的低电平信号,可以提高第三控制单元生成的输出信号的稳定性,从而提高驱动电路所输出信号的稳定性。
[0009]当然,实施本专利技术的任一产品不必特定需要同时达到以上所述的所有技术效果。
[0010]通过以下参照附图对本专利技术的示例性实施例的详细描述,本专利技术的其它特征及其优点将会变得清楚。
附图说明
[0011]被结合在说明书中并构成说明书的一部分的附图示出了本专利技术的实施例,并且连同其说明一起用于解释本专利技术的原理。
[0012]图1是现有技术中的一种移位寄存器的电路示意图;
[0013]图2是图1所述的移位寄存器的驱动时序图;
[0014]图3是本专利技术提供的一种显示面板的平面示意图;
[0015]图4是本专利技术提供的一种驱动电路的结构示意图;
[0016]图5是本专利技术提供的一种移位寄存器的框架结构示意图;
[0017]图6是本专利技术提供的另一种移位寄存器的框架结构示意图;
[0018]图7是本专利技术提供的又一种移位寄存器的框架结构示意图;
[0019]图8是本专利技术提供的又一种移位寄存器的电路示意图;
[0020]图9是本专利技术提供的又一种移位寄存器的电路示意图;
[0021]图10是本专利技术提供的又一种移位寄存器的电路示意图;
[0022]图11是本专利技术提供的又一种移位寄存器的电路示意图;
[0023]图12是本专利技术提供的又一种移位寄存器的电路示意图;
[0024]图13是本专利技术提供的移位寄存器的一种驱动时序图;
[0025]图14是本专利技术提供的移位寄存器的另一种驱动时序图;
[0026]图15是本专利技术提供的移位寄存器的又一种驱动时序图;
[0027]图16是本专利技术提供的一种显示装置的平面示意图。
具体实施方式
[0028]现在将参照附图来详细描述本专利技术的各种示例性实施例。应注意到:除非另外具体说明,否则在这些实施例中阐述的部件和步骤的相对布置、数字表达式和数值不限制本专利技术的范围。
[0029]以下对至少一个示例性实施例的描述实际上仅仅是说明性的,决不作为对本专利技术及其应用或使用的任何限制。
[0030]对于相关领域普通技术人员已知的技术、方法和设备可能不作详细讨论,但在适当情况下,所述技术、方法和设备应当被视为说明书的一部分。
[0031]在这里示出和讨论的所有例子中,任何具体值应被解释为仅仅是示例性的,而不是作为限制。因此,示例性实施例的其它例子可以具有不同的值。
[0032]应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步讨论。
[0033]为解决显示面板中驱动电路的输出信号不稳定的问题,专利技术人进行了如下的研究:图1是现有技术中的一种移位寄存器的电路示意图,图2是图1所述的移位寄存器的驱动时序图。参考图1和图2,在T1时段,输入信号IN为高电平,时钟信号CK为低电平,晶体管M13导通,输入信号IN传输至第一节点N1,使得第一节点N1为高电平,晶体管M12导通,第一节点N1的电位传输至第三节点N3,第三节点N3为高电平,晶体管M6导通,第四节点N4为低电平,晶体管M3导通,第五节点N5为高电平,时钟信号XCK为高电平,第二节点N2保持为高电平,输出信号OUT保持输出低电平。
[0034]在T2时段,输入信号IN为高电平,时钟信号CK为高电平,晶体管M13关断,第一节点N1保持为高电平,晶体管M12导通,第一节点N1的电位传输至第三节点N3,第三节点N3保持为高电平,晶体管M6关断,第四节点N4保持为低电平,晶体管M3导通,第五节点N5为高电平,
时钟信号XCK为低电平,第二节点N2变为低电平,输出信号OUT输出高电平。
[0035]在T3时段,输入信号IN为高电平,时钟信号CK为低电平,晶体管M13导通,输入信号IN传输至第一节点N1,使得第一节点N1为高电平,晶体管M12导通,第一节点N1的电位传输至第三节点N3,第三节点N3为高电平,晶体管M6导通,第四节点N4为低电平,晶体管M3导通,第五节点N5为高电平,时钟信号XCK为高电平,第二节点N2保持为低电平,输出信号OUT保持输出高电平。
[0036]在T4时段,输入信号IN为低电平,时钟信号CK为高电平,晶体管M13关断,第一节点N1保持为高电平,晶体管M12导通,第一节点N1的电位传输至第三节点N3,第三节点N3保持为高电平,晶体管M6关断,第四节点N4保持为低电平,晶体管M3导通,第五节点N5为高电平,时钟信号XCK为低电平,第二节点N2变为低电平,输出信号OUT保持输出高电平。
[0037]在T5时段,输入信号IN为低电平,时钟信号CK为低电平,晶体管M13导通,输入信号IN传输至第一节点N1,使得第一节点N1为低电平,晶体管M12导通,第一节点N1的电位传输至第三节点N3,第三节点N3为低电平,晶体管M6导通,第四节点N4为本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种显示面板,其特征在于,包括:驱动电路,所述驱动电路包括相互级联的N级移位寄存器,N≥2;所述移位寄存器包括:第一控制单元,所述第一控制单元用于接收输入信号并响应于第一时钟信号而控制第一节点的信号;第二控制单元,所述第二控制单元用于接收第一电压信号和第二电压信号,并响应于所述第一节点的信号、所述第一时钟信号、第二时钟信号而控制第二节点的信号;第三控制单元,所述第三控制单元用于接收所述第一电压信号和第二电压信号,并响应于所述第二节点的信号和第三节点的信号,控制所述输出信号,所述第三节点与所述第一节点连接,所述第一电压信号为高电平信号,所述第二电压信号为低电平信号;其中,所述第二控制单元包括调节单元,所述调节单元用于在所述第一节点的信号以及所述第三节点的信号均为低电平信号,且所述第二时钟信号为低电平信号时,保持所述第一节点的低电平信号。2.根据权利要求1所述的显示面板,其特征在于,所述第二控制单元包括第一子控制单元、第二子控制单元及第三子控制单元;所述第一子控制单元用于至少接收所述第二电压信号,并响应于所述第一时钟信号以及所述第一节点的信号,控制第四节点的信号;所述第二子控制单元用于接收所述第一电压信号和所述第四节点的信号,并响应于所述第二时钟信号和所述第一节点的信号,控制所述第二节点的信号;所述第三子控制单元连接于所述第一电压信号与所述第一节点之间,且,所述第三子控制单元包括所述调节单元。3.根据权利要求2所述的显示面板,其特征在于,所述第三子控制单元包括第一晶体管,所述第一晶体管的源极连接于第五节点,漏极连接于所述第一节点,其中,所述第五节点耦接至所述第一电压信号;所述调节单元用于控制所述第五节点的信号,或者,控制所述第一晶体管的开启和关断。4.根据权利要求3所述的显示面板,其特征在于,所述调节单元用于在所述第一节点的信号以及所述第三节点的信号均为低电平信号,所述第一时钟信号为高电平信号,所述第二时钟信号为低电平信号时,控制所述第一晶体管保持关断。5.根据权利要求4所述的显示面板,其特征在于,所述调节单元用于接收所述第二时钟信号,并响应于所述第四节点的信号,控制所述第一晶体管的栅极电位。6.根据权利要求5所述的显示面板,其特征在于,所述调节单元包括第二晶体管,所述第二晶体管的栅极连接于所述第四节点,源极用于接收所述第二时钟信号,漏极连接于所述第一晶体管的栅极。7.根据权利要求6所述的显示面板,其特征在于,所述第五节点直接连接至所述第一电压信号。8.根据权利要求7所述的显示面板,其特征在于,
所述第三子控制模块包括第三晶体管,所述第三晶体管的源极连接所述第一电压信号,漏极连接于所述第五节点,栅极耦接至所述第四节点。9.根据权利要求8所述的显示面板,其特征在于,所述第三子控制模块包括第四晶体管,所述第四晶体管的源极连接于所述第四节点,栅极连接所述第二时钟信号,漏极连接于所述第三晶体管的栅极。10.根据权利要求3所述的显示面板,其特征在于,所述调节单元用于在所述第一节点的信号以及所述第三节点的信号均为低电平信号,所述第一时钟信号为低电平信号,所述第二时钟信号为高电平信号时,控制所述第五节点与所述第一电压信号之间断开连接。11.根据权利要求10所述的显示面板,其特征在于,所述第三子控制模块包括第三晶体管,所述第三晶体管的源极连接所述第一电压信号,漏极连接于所述第五节点,栅极耦接至所述调节单元;所述调节单元用...

【专利技术属性】
技术研发人员:赖青俊朱绎桦袁永安平曹兆铿
申请(专利权)人:厦门天马微电子有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1