一种星载雷达综合数字处理装置制造方法及图纸

技术编号:28319139 阅读:25 留言:0更新日期:2021-05-04 12:58
本发明专利技术公开了一种星载雷达综合数字处理装置,所述装置集成数字收发模块、信号处理模块以及传输控制模块,数字收发模块产生星载雷达线性调频信号,采集雷达回波进行DDC处理后回波数据传输至信号处理模块,信号处理模块根据传输控制模块输入的工作模式和时序参数,分析回波频谱,完成数据处理,获取地表高度和回波分层结果数据并将数据打包传输至传输控制模块,传输控制模块接收卫星平台输入的控制命令并解析命令,完成雷达任务调度管理、整机时序产生、向数字收发模块和信号处理模块输出时序控制信号、控制参数;本发明专利技术的优点在于:一体化设计,满足宇宙空间恶劣环境下星载雷达体积小、功耗低、重量轻以及单粒子翻转防护的应用要求。

【技术实现步骤摘要】
一种星载雷达综合数字处理装置
本专利技术涉及星载雷达数字处理领域,更具体涉及一种星载雷达综合数字处理装置。
技术介绍
综合数字处理系统是星载雷达的核心电子学系统,星载雷达的后端处理,全部由综合数字处理系统完成。由于星载雷达受卫星的重量、体积、功耗的限制,要求星载雷达载荷设备具有体积小、功耗低、重量轻,为达到减少模块之间的电缆连接数、模块之间器件功能复用,星载雷达后端的综合数字处理部分需要进行一体化、集成化设计。另外,由于宇宙空间恶劣环境,星载雷达中各器件易出现单粒子翻转,需要对星载雷达后端的综合数字处理部分进行单粒子翻转防护。现有技术对星载雷达进行数字收发、信号处理以及传输控制是分开进行设计,并没有对星载雷达后端的数字处理进行一体化、集成化设计,例如中国专利公开号CN103744080A,公开了一种星载多通道合成孔径雷达成像装置,主要论述信号处理的过程,例如中国专利公开号CN103473426A,公开了基于嵌入式系统框架的星载相控阵信号处理架构设计方法,其主要对信号处理模块进行设计,都没有对数字收发、信号处理以及传输控制进行集成设计,导本文档来自技高网...

【技术保护点】
1.一种星载雷达综合数字处理装置,其特征在于,所述装置集成数字收发模块、信号处理模块以及传输控制模块,所述数字收发模块产生星载雷达线性调频信号,采集雷达回波进行DDC处理后将数字化后回波数据传输至信号处理模块,信号处理模块根据传输控制模块输入的工作模式和时序参数,分析回波频谱,完成高度测量、距离补偿、脉冲压缩、数据压缩、相参积累及成像处理,获取地表高度和回波分层结果数据并将数据打包传输至传输控制模块,传输控制模块接收卫星平台输入的控制命令并解析命令,完成雷达任务调度管理、整机时序产生、向数字收发模块和信号处理模块输出时序控制信号、控制参数,同时采集各模块的BIT参数、传输雷达处理后的科学数据和...

【技术特征摘要】
1.一种星载雷达综合数字处理装置,其特征在于,所述装置集成数字收发模块、信号处理模块以及传输控制模块,所述数字收发模块产生星载雷达线性调频信号,采集雷达回波进行DDC处理后将数字化后回波数据传输至信号处理模块,信号处理模块根据传输控制模块输入的工作模式和时序参数,分析回波频谱,完成高度测量、距离补偿、脉冲压缩、数据压缩、相参积累及成像处理,获取地表高度和回波分层结果数据并将数据打包传输至传输控制模块,传输控制模块接收卫星平台输入的控制命令并解析命令,完成雷达任务调度管理、整机时序产生、向数字收发模块和信号处理模块输出时序控制信号、控制参数,同时采集各模块的BIT参数、传输雷达处理后的科学数据和工程参数至卫星平台;
所述传输控制模块包括与信号处理模块共用的第二FPGA、MCU、第二SRAM、FLASH、EDACSRAM、LVDS发送器、1553B接口芯片,MCU、第二SRAM、FLASH、EDACSRAM、LVDS发送器以及1553B接口芯片均与第二FPGA连接,MCU芯片通过1553B总线接收卫星平台发送的工作模式参数,解析工作模式并根据工作模式计算时序参数,第二FPGA作为MCU芯片的外设与MCU芯片进行数据、指令通信,MCU芯片解析工作模式后通知第二FPGA读取工作模式,第二FPGA产生整机工作时序,通过TTL信号传输至数字收发模块,通过第二FPGA内部信号输出至信号处理模块;
所述传输控制模块的MCU与第二SRAM发生数据交换的通道上利用海明编码,校正一位错误,检测两位错误的方式,对第二SRAM的单粒子翻转进行防护;同时采用三模冗余技术将重要数据存放在FLASH存储器内三个不同的物理位置,使用时从三处取出,按照三取二比对原则处理消除单粒子翻转造成的错误。


2.根据权利要求1所述的一种星载雷达综合数字处理装置,其特征在于,所述数字收发模块包括电源电路、数据采集电路、波形产生电路、前端控制电路、第一FPGA及其外围电路、第一PROM存储器以及与信号处理模块共用的刷新芯片,所述电源电路为整个数字收发模块供电,所述数据采集电路、波形产生电路以及前端控制电路均与第一FPGA连接;第一PROM存储器为反熔丝一次性烧写,用于存储第一FPGA的配置文件;通过刷新芯片回读第一FPGA配置数据,进行校验检错,检验配置数据的正确性,在发现错误时进行回写刷新,发现并修正第一FPGA发生的翻转错误。


3.根据权利要求2所述的一种星载雷达综合数字处理装置,其特征在于,所述数据采集电路包括第一变压器、第一A/D芯片、第一运放、第一开关、第二变压器、第二A/D芯片以及第二运放,所述第一开关、第一运放、第一A/D芯片以及第一FPGA顺次连接,第一开关接收回波信号并定标接收信号,所述第一变压器接收采样时钟并提供第一A/D芯片的工作时钟...

【专利技术属性】
技术研发人员:张宏财陈留国孙家敬张振宣浩李化雷杜易陈一新邵威邾琳琳孙高俊史鸿声
申请(专利权)人:中国电子科技集团公司第三十八研究所
类型:发明
国别省市:安徽;34

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1