配置被分为多个存储体的存储空间的方法技术

技术编号:2826504 阅读:197 留言:0更新日期:2012-04-11 18:40
本发明专利技术涉及配置存储空间(MEM)的方法,包含以下步骤:读取存储空间(MEM)中的配置信息(SZ3)片断,根据读取的配置信息确定将存储空间的至少一部分划分为存储体(Z1-Z4);以及为每个存储体分配访问号码(NBK),该访问号码用于与存储体内位置的逻辑地址相结合,在存储体内访问数据位置。本发明专利技术应用于RFID芯片。

【技术实现步骤摘要】
【国外来华专利技术】
本专利技术涉及包含处理单元和存储空间,即可由处理单元寻址的一个或多个存储器的集成电路。
技术介绍
具体地,本专利技术涉及射频识别(RFID)标签。上述标签一般包含发送和接收电路,其用于发送和接收调制的无线电信号来与阅读器交换数据,利用接收的无线电信号生成集成电路的供电电压的供电电路,处理单元和包含例如EEPROM(电可擦写可编程只读存储器)型非易失性存储器的存储空间。在某些应用中,上述标签的存储空间被分为存储体,每一个都用于具体的功能。每一个存储体都与用于与存储体中位置的逻辑地址相结合访问存储体中的数据位置的访问号码相关联。需要一定水平的安全性时,存储体可以分别分为读锁定和/或写锁定(也就是不可访问)。这种设置可以使不同的人分别介入制造、定制、适应具体程序并使用芯片的过程,同时保护不受欺骗操作。用于通过存储体寻址存储空间的模式包括具体的地址解码,以将与存储体号码相关的逻辑地址转换为能够由存储器处理的物理地址。实际上,上述解码取决于存储体的数目以及每个存储体的位置和大小。目前,由于节约成本和执行速度的原因,一般由硬连线逻辑执行地址解码。结果是一般要对标签存储空间的配置进行设置。
技术实现思路
本专利技术的目的在于根据配置信息的动态可修改的片断使集成电路中-->的存储空间可配置。该目的通过提供一种用于配置存储空间的方法来达成,该方法包含在存储空间中定义存储体的步骤,以及为每个存储体分配一个访问号码的步骤,该访问号码意欲用于与存储体内位置的逻辑地址相结合,在存储体内寻址数据位置。根据本专利技术,该方法包含读取存储空间内配置信息片断的步骤,以及根据配置信息确定将存储空间的至少一部分划分成存储体的步骤。根据本专利技术一实施例,该方法包含根据配置信息确定用于配置存储空间的配置参数的步骤,该配置参数用于根据存储体号码和存储体中位置的逻辑地址确定存储空间内要访问的位置的物理地址。根据本专利技术一实施例,配置信息定义存储体的大小和/或位置,并且存储在存储体中。根据本专利技术一实施例,配置信息定义至少一个存储体的大小,配置参数由存储体大小与阈值的对比产生。根据本专利技术一实施例,配置参数指明存储空间的区域是否包含一个或两个存储体。本专利技术还涉及一种用于访问包含存储体的存储空间中的位置的方法,每个存储体都与访问号码相关联,该访问方法包含接收存储体号码和存储体中与接收到的存储体号码对应的要访问的位置的逻辑地址的步骤。根据本专利技术,根据以上定义的配置方法配置存储空间,访问方法包含以下步骤:根据配置信息检查是否存在接收的存储体号码,如果存储体号码存在,根据配置信息检查接收的逻辑地址是否属于与接收到的存储体号码对应的存储体,以及如果位置的逻辑地址属于该存储体,根据存储体号码、存储体中位置的逻辑地址和配置信息,在存储空间中确定位置的物理地址,并访问该位置。-->根据本专利技术一实施例,访问方法包含以下步骤,在存储体中读取用于锁定要访问的存储体的锁定参数,仅在存储体未被锁定时访问被访问的存储体中的位置。本专利技术还涉及用于访问包含存储体的存储空间的装置,每个存储体都与用于与存储体中位置的逻辑地址相结合访问存储体中数据位置的访问号码相关。根据本专利技术,访问装置包含用于读取存储在存储空间中的配置信息片断的装置,和用于根据配置信息确定将存储空间的至少一部分划分成存储体的装置。根据本专利技术一实施例,访问装置包含用于根据配置信息确定用于配置存储空间的配置参数的装置,该配置参数用于根据存储体号码和存储体中位置的逻辑地址在存储空间内确定要访问的位置的物理地址。根据本专利技术一实施例,访问装置包含:根据配置信息检查是否存在接收的存储体号码的装置,根据配置信息,检查接收到的逻辑地址是否属于与接收到的存储体号码对应的存储体的装置,以及根据存储体号码、存储体中位置的逻辑地址和配置信息,确定存储空间中的位置的物理地址的装置。根据本专利技术一实施例,访问装置包含在存储空间中读取用于锁定存储体的锁定信息的装置,和根据锁定信息,仅在存储体未被锁定时访问存储体中的位置的装置。本专利技术还涉及包含以上定义的访问装置的集成电路。根据本专利技术一实施例,集成电路包含用于发送和接收调制的无线电信号的发送和接收电路、利用接收到的无线电信号生成集成电路的供电电压的供电电路、处理单元和包含划分成存储体的非易失性存储器的存储空间。-->附图说明本专利技术的上述和其他目的、优点和特征将在本专利技术的较佳实施例的以下说明中参照但不限于附图详细表示:图1以框图形式表示REID标签型集成电路;图2以框图形式表示与图1所示的集成电路的存储器相连接的地址解码装置;图3表示图1中表示的集成电路的存储空间的配置;图4为流程图,表示根据本专利技术配置存储空间的方法。图5为流程图,表示根据本专利技术的地址解码方法。具体实施方式图1表示包含与存储器MEM连接的处理单元CPU的集成电路IC。处理单元利用连接到射频级RFST的天线1,与连接到天线2的外部阅读器RD通信。射频级RFST连接到解调器DEM和调制器MOD。解调器连接到为处理单元CPU提供接收和解调的数据的解码器DEC。调制器调制处理单元提供的数据,并将已调制的数据应用到射频级RFST,目的在于将其发送到阅读器RD。此外,射频级RFST利用阅读器RD发出的无线电场,生成直流电压Vcc,提供给集成电路IC。集成电路IC还包含调整解码器DEC速度的时钟信号生成器CKGEN。集成电路IC和阅读器RD之间的数据传输例如利用振幅偏移键控ASK(Amplitude Shift Keying)或相位偏移键控PSK(Phase ShiftKeying)调制执行。解调器DEM为解码器提供形式对应于接收到的信号包络的信号。解码器采样该信号,获取包含接收的数据的二进制信号。处理单元CPU例如在硬线逻辑中产生。存储器MEM例如是具有一个单独的感测放大器的EEPROM型存储器(电可擦除可编程只-->读存储器)。处理单元通过地址和数据总线连接到存储器,要访问的物理地址PAD和要存储的或在存储器的该物理地址读取的字W可以籍此传输。图2表示存储器MEM和处理单元CPU的地址解码器ADEC。在该图中,地址解码器ADEC为存储器提供要访问的位置的物理地址PAD和要写入的字W,并从后者接收存储器中读取的位b的值。存储器包含存储阵列MA,其中设置有存储单元MC,线性解码器RDEC,列解码器CDEC和感测放大器SA。存储器存储仅能由感测放大器按字节依次读取的二进制字。存储单元MC设置在字线Ri的存储器阵列中,i是0到n之间的整数。存储单元还被设置在横切字线的位列Ck中,k是0到p之间的整数。因而,每个位列包含n+1个存储单元,每个字线包含p+1个存储单元。每个字线Ri包含连接到线性解码器RDEC和字线存储单元的选择线SELi。每个位列Ck包含连接到位列的存储单元MC的位线BLk。每个位线都连接到选择晶体管ST的漏级和锁存器LT。选择晶体管ST的栅极和每个列的锁存器LT都由列解码器CDEC通过列选择线SCk控制。晶体管ST的源极连接到感测放大器SA的输入端。地址解码器ADEC发送的物理地址PAD的最高有效位(mostsignificant bit)ADh被应用于线性解码器RDEC。该物理地址PAD的最低有效位(least significant bit)本文档来自技高网...

【技术保护点】
一种配置存储空间(MEM)的方法,包含在存储空间中定义存储体(Z1-Z4)、并为每个存储体分配访问号码(NBK)的步骤,访问号码用于与存储体中位置的逻辑地址(LAD)结合,定位存储体中的数据位置,    其特征在于还包含以下步骤,读取存储空间(MEM)中的配置信息(SZ3)片断,并根据配置信息确定将存储空间(MEM)的至少一部分划分为存储体(Z1-Z4)。

【技术特征摘要】
【国外来华专利技术】FR 2005-8-25 05 087291.一种配置存储空间(MEM)的方法,包含在存储空间中定义存储体(Z1-Z4)、并为每个存储体分配访问号码(NBK)的步骤,访问号码用于与存储体中位置的逻辑地址(LAD)结合,定位存储体中的数据位置,其特征在于还包含以下步骤,读取存储空间(MEM)中的配置信息(SZ3)片断,并根据配置信息确定将存储空间(MEM)的至少一部分划分为存储体(Z1-Z4)。2.根据权利要求1所述的方法,其特征在于包含根据配置信息(SZ3)确定用于配置存储空间(MEM)的配置参数(CFG)的步骤,该配置参数用于根据存储体号码(NBK)和存储体中位置的逻辑地址(LAD)、确定存储空间中要访问的位置的物理地址(PAD)。3.根据权利要求2所述的方法,其特征在于配置信息(SZ3)定义存储体(Z3)的大小和/或位置,并被存储到存储体中。4.根据权利要求2和3之一所述的方法,其特征在于配置信息(SZ3)定义至少一个存储体的大小,由存储体(Z3)大小与阈值(S)的比较得到配置参数(CFG)。5.根据权利要求2到4中任一个所述的方法,其特征在于配置参数(CFG)指明存储空间的区中是否包含一个或两个存储体(Z3,Z4)。6.一种访问包含存储体(Z1-Z4)的存储空间(MEM)位置的方法,每个上述存储体都与访问号码(NBK)相关,该方法包含以下步骤,接收存储体号码和与接收的存储体号码对应的存储体中要访问的位置的逻辑地址(LAD),其特征在于依照根据权利要求1至5中任一项的方法配置存储空间(MEM),访问方法包括以下步骤:根据配置信息(SZ3)检查接收的存储体号码(NBK)是否存在,如果存储体号码存在,根据配置信息检查接收的逻辑地址(LAD)是否属于对应于接收的存储体号码的存储体(Z1-Z4),以及如果位置的逻辑地址属于存储体,根据存储体号码、存储体中位置的逻辑地址和配置信息确定存储空间中位置的物理地址(PAD),并访问该位置。7.根据权利要求6所述的方法,其特征在于包含以下步骤,在存储体(Z1-Z4)中读取用于锁定要访问的存储体的锁定参数(LKB),只有在存储体没有被锁定时访问存储体中的位置。8.一种用于访问包含存储体...

【专利技术属性】
技术研发人员:克里多夫摩尔鲁克斯阿曼卡利大卫那拉皮尔瑞索
申请(专利权)人:ST电子有限公司
类型:发明
国别省市:FR[法国]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1