【技术实现步骤摘要】
一种低损耗平面电感器
[0001]本技术为半导体领域,具体涉及一种低损耗平面电感器。
技术介绍
[0002]在CMOS射频集成电路(RFIC)的发展中,最为迫切的和最困难的是要发展高性能的新器件和新单元电路,它们是实现单面CMOS集成射频前端的基础。平面电感器作为射频集成电路中的关键元件,是电路中最难设计和掌握的元件,它的性能参数直接影响着射频集成电路的性能。面上电感器能实现射频集成电路中电感的集成化。
[0003]面上平面电感器大多通过金属薄膜在硅衬底上绕制而成,相对于传统的线绕电感,面上平面电感器具有成本低、易于集成、噪声小和功耗低的优点,更重要的是能与现今的CMOS工艺兼容。近年来随着移动通信向微型化、低功耗化发展,对制作与CMOS工艺兼容的高品质面上无源器件的研究也越来越多。
[0004]现有电感在电路中为耗材,电感一旦损坏,会导致整个电路板都无法使用,因此获得一种更换方便的低损耗平面电感器十分重要。
技术实现思路
[0005]为解决上述技术问题,本技术提供一种低损耗平面电感器,包括电感器 ...
【技术保护点】
【技术特征摘要】
1.一种低损耗平面电感器,包括电感器主体(1),其特征在于:还包括用于固定电感器主体(1)的骨架(2),所述骨架(2)包括底座和与底座一体成型的放置体(3),放置体(3)一侧开口,且其顶部铰接有盖体(4),放置体(3)两侧开设有矩形孔(5),且矩形孔(5)与盖体(4)连通,电感器主体(1)底部延伸有电极柱(6),所述底座顶部、放置体(3)底部为同一面,且该面开设有引脚出口(7),用于穿过电感器主体(1)的引脚。2.根据权利要求1所述的低损耗平面电感器,其特征在于:所述盖体(4)一端与放置体(3)顶部铰接,另一端一体成型有凸起(8),盖体(4)底部开设有凹槽(9),凸起(8)与凹槽(9)配合,盖体(4)通过凸起(8)固定。3.根据权利要求1所述的低损耗平面电感器,其特征在于:所述放置...
【专利技术属性】
技术研发人员:吴早荣,
申请(专利权)人:张家港鑫峰机电有限公司,
类型:新型
国别省市:
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。