【技术实现步骤摘要】
GOA电路及显示面板
本申请涉及显示
,尤其涉及一种GOA电路及显示面板。
技术介绍
GOA(GateDriverOnArray)技术是指将显示面板的栅极驱动电路集成在玻璃基板上实现对显示面板的扫描驱动,GOA技术能减少外接IC的绑定(bonding)工序,降低产品成本,适合制作窄边框显示产品。GOA电路包括多个级联的GOA单元,每级GOA单元包括上拉控制模块、上拉模块、自举电容Cb、下传模块、下拉模块和下拉维持模,其中,上拉控制模块和上拉模块分别包括一个薄膜薄膜晶体管,在GOA电路长期工作时,上拉控制模块的薄膜晶体管和上拉模块的薄膜晶体管,由于长时间的应力作用而使得阈值电压容易发生偏移,使得扫描信号输出异常,导致GOA电路失效。因此,有必要提供一种GOA电路,用于提高其上拉控制模块和上拉模块的稳定性。
技术实现思路
为了提高目前的GOA电路的上拉控制模块和上拉模块的稳定性,本申请提供一种GOA电路,该GOA电路包括:N个级联的GOA单元,N为正整数,第N级所述GOA单元包括:第一上 ...
【技术保护点】
1.一种GOA电路,其特征在于,包括N个级联的GOA单元,N为正整数,第N级所述GOA单元包括:第一上拉控制模块、第一上拉模块、第二上拉控制模块和第二上拉模块;/n所述第一上拉控制模块的控制端接入第N-4级级传信号,所述第一上拉控制模块的输入端接入第一低频信号,所述第一上拉控制模块的输出端与所述第一上拉模块的第一控制端连接,所述第一上拉模块的第二控制端接入所述第一低频信号,所述第一上拉模块的输入端接入第N条时钟信号,所述第一上拉模块输出第N级扫描信号;/n所述第二上拉控制模块的控制端接入第N-4级级传信号,所述第二上拉控制模块的输入端接入第二低频信号,所述第二上拉控制模块的 ...
【技术特征摘要】
1.一种GOA电路,其特征在于,包括N个级联的GOA单元,N为正整数,第N级所述GOA单元包括:第一上拉控制模块、第一上拉模块、第二上拉控制模块和第二上拉模块;
所述第一上拉控制模块的控制端接入第N-4级级传信号,所述第一上拉控制模块的输入端接入第一低频信号,所述第一上拉控制模块的输出端与所述第一上拉模块的第一控制端连接,所述第一上拉模块的第二控制端接入所述第一低频信号,所述第一上拉模块的输入端接入第N条时钟信号,所述第一上拉模块输出第N级扫描信号;
所述第二上拉控制模块的控制端接入第N-4级级传信号,所述第二上拉控制模块的输入端接入第二低频信号,所述第二上拉控制模块的输出端与所述第二上拉模块的第二控制端连接,所述第二上拉模块的第二控制端接入所述第二低频信号,所述第二上拉模块的输入端接入第N条时钟信号,所述第二上拉模块输出第N级扫描信号;
其中,所述第一低频信号和所述第二低频信号为相位相反的脉冲信号;在所述第一低频信号和所述第二低频信号的控制下,所述第一上拉控制模块和所述第二上拉控制模块交替工作,所述第一上拉模块和所述第二上拉模块交替工作,且所述第一上拉控制模块和所述第一上拉模块同时工作,所述第二上拉控制模块和所述第二上拉模块同时工作。
2.如权利要求1所述的GOA电路,其特征在于,所述第一上拉控制模块包括第十一薄膜晶体管,所述第十一薄膜晶体管的栅极连接所述第N-4级级传信号,所述第十一薄膜晶体管的源极接入所述第一低频信号,所述第十一薄膜晶体管的漏极连接所述第一上拉模块的第一控制端。
3.如权利要求1所述的GOA电路,其特征在于,所述第一上拉模块包括第十二薄膜晶体管和第十三薄膜晶体管,所述第十二薄膜晶体管的栅极连接所述第一上拉控制模块的输出端,所述第十二薄膜晶体管的源极接入所述第N条时钟信号,所述第十二薄膜晶体管的漏极与所述第十三薄膜晶体管的源极连接;所述第十三薄膜晶体管的栅极接入所述第一低频信号,所述第十三薄膜晶体管的漏极输出所述第N级扫描信号。
4.如权利要求1所述的GOA电路,其特征在于,所述第二上拉控制模块包括第二十一薄膜晶体管,所述第二十一薄膜晶体管的栅极连接所述第N-4级级传信号,所述第二十一薄膜晶体管的源极接入所述第二低频信号,所述第二十一薄膜晶体管的漏...
【专利技术属性】
技术研发人员:奚苏萍,
申请(专利权)人:深圳市华星光电半导体显示技术有限公司,
类型:发明
国别省市:广东;44
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。