一种基于FPGA的多通道测向接收机的数字DDC设计方法技术

技术编号:27943409 阅读:45 留言:0更新日期:2021-04-02 14:25
本发明专利技术公开了一种基于FPGA的多通道测向接收机的数字DDC设计方法,其特征在于,在每个通道都设置可配置DDS、可编程CIC以及多级滤波器的级联链路,通过可配置DDS实现每路频点可配置,通过可编程CIC实现每路带宽可配置,通过多级滤波器实现抽取滤波和窄带滤波。本发明专利技术设计了包含可配置DDS、可编程CIC以及多级滤波器的级联链路,完成了将AD采集后的信号转化为下变频后的原始IQ数据,链路衰减远小于1dB,IQ路相位关系与DDS输出一致,不会影响后续的灵敏度测试以及测向精度等,可作为测向预处理数据使用。

【技术实现步骤摘要】
一种基于FPGA的多通道测向接收机的数字DDC设计方法
本专利技术属于超短波通信领域,特别是涉及到一种基于FPGA的多通道测向接收机的数字DDC设计方法。
技术介绍
随着通信技术的发展,近年来在超短波通信中发现了大量的低截获概率信号,如突发信号、时短信号与跳频信号等,这些信号的存在为超短波测向定位带来了巨大的挑战。而且超短波测向不仅要达到很高的测向准确度与灵敏度,还要解决低截获概率信号的高概率测向、微弱信号测向,多信道实时测向,多任务实时测向以及数据回溯测向等。为了满足上述需求,超短波测向系统必须采用宽带与窄带测向相结合、多信道测向相结合、以及多种测向方法相结合。多通道多信道数字下变频技术是为超短波测向提供预处理数据的基础,数字下变频后的原始IQ数据质量将直接影响后续的测向质量,所以设计一条包含变频、截位、抽取滤波以及窄带滤波的DDC链路以获得高质量、低损耗的原始IQ数据是测向系统中的中枢环节,也是整个测向系统的基石。
技术实现思路
本专利技术提出一种基于FPGA的多通道测向接收机的数字DDC设计方法,设计一条包含可配置DD本文档来自技高网...

【技术保护点】
1.一种基于FPGA的多通道测向接收机的数字DDC设计方法,其特征在于,在每个通道都设置可配置DDS、可编程CIC以及多级滤波器的级联链路,通过可配置DDS实现每路频点可配置,通过可编程CIC实现每路带宽可配置,通过多级滤波器实现抽取滤波和窄带滤波。/n

【技术特征摘要】
1.一种基于FPGA的多通道测向接收机的数字DDC设计方法,其特征在于,在每个通道都设置可配置DDS、可编程CIC以及多级滤波器的级联链路,通过可配置DDS实现每路频点可配置,通过可编程CIC实现每路带宽可配置,通过多级滤波器实现抽取滤波和窄带滤波。


2.根据权利要求1所述的一种基于FPGA的多通道测向接收机的数字DDC设计方法,其特征在于,所述通道都支持8路DDC,复用8个双通道可配置DDS。


3.根据权利要求1所述的一种基于FPGA的多通道测向接收机的数字DDC设计方法,其特征在于,可配置DDS与AD采样的数据进行混频后,将IQ路分别输入到双通道可编程CIC。

<...

【专利技术属性】
技术研发人员:刘博张建军蒋航李鑫儒云天嵩
申请(专利权)人:天津光电通信技术有限公司
类型:发明
国别省市:天津;12

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1