差分电流采样放大电路及使用该电路的三相逆变电路制造技术

技术编号:27802371 阅读:19 留言:0更新日期:2021-03-23 18:54
本发明专利技术涉及涉及电力电子领域,特别涉及一种差分电流采样放大电路及使用该电路的三相逆变电路。其中差分电流采样放大电路包括保持电容C1、始终处于闭环状态的差分信号放大电路,以及同步跟随被采样器件通断的电子开关S1、电子开关S2,电子开关S1、电子开关S2两者的一端分别连接被采样器件的两端,电子开关S1、S2两者的另一端经保持电容C1跨接在一起后分接入差分信号放大电路的两个输入端,差分信号放大电路的输出端依次连接外部的ADC模块、主控芯片。使用该电路,可以实现直接差分采集高频电力电子电路中MOS下管/MOS上管/采样电阻的导通电压,并使用低带宽的运放,且不需要考虑过多的ADC采样时隙,最终实现降成本的目的。

【技术实现步骤摘要】
差分电流采样放大电路及使用该电路的三相逆变电路
本专利技术涉及电力电子领域,特别涉及一种差分电流采样放大电路及使用该电路的三相逆变电路。
技术介绍
很多电力电子电路需要进行电流采样,例如开关电源的buck、反激、半桥、全桥、电机驱动的逆变器等等。很多应用为了提高电路的效率,降低成本,会利用下管MOS导通时的阻抗进行电流采样,这样就可以去掉电流采样电阻,例如专利CN208508828U、CN210578322U。上述方案,使用下管MOS导通时的内阻来进行电流检测,可以去掉电流采样电阻,提高电路的效率,降低成本,但是下管导通的时间有限(特别是在大占空比的时候),因此造成电流采样后级的放大电路使用的运放要使用较高带宽的运放,要保证运放输出信号在下管关断前即要保证稳定下来,同时对ADC采样时刻也有严格要求,只能在下管关断之前进行采样。当电源/电机驱动电路的占空比很大时(下管导通时间很短),对运放和ADC的采样时刻带来很高的要求。为了解决这个问题,专利CN207251511U、CN203350332U提出了一种采样保持的方案。但是这两个专利的采样连接关系,只适合单端信号采样,不适合差分信号采样。在很多大电流的电路应用中,电流经过PCB铜皮时带来的电压噪声不可忽略,特别是多路桥臂的应用,例如三相逆变电路,有三个桥臂,每个桥臂的地线铜皮宽度不一致,带来的PCB铜皮噪声也不一样,如图1的三相逆变电路,其实际模型如图2所示,由于每个桥臂的地线铜皮宽度不一致,等效出的电阻R1、R2与R3并不相等,即使三路桥臂通过同样的电流,对MOS下管(即图中Q8、Q9、Q11)漏极与GND之间进行电流采样,所获得的信号也是不一样的,故对于此类应用,使用差分电流采样要比单端电流采样更加精准。另外,有些场合只适合高端采样,只能把采样电阻放在正端或者采集MOS上管导通压降,像这些应用也无法使用单端信号采样,必须要有差分信号采样的方式。再者,另有专利CN200510086943,其继电器开关速度较低,并不适用高频电路测量环境,且其目的是为了电气隔离,Ks和Kc不会同时导通,故无法用于差分采集高频的MOS下管导通电压;另有专利申请CN201910271071,其电子开关和电容放在靠近运放端,即其电路图的320、322右侧,与运放的正负输入端相连,电子开关断开后,运放变成开环状态,在MOS下管高速通断下容易饱和,故也无法用于差分采集高频的MOS下管导通电压。
技术实现思路
针对上述现有技术的缺点,本专利技术提供一种低成本的可以实现差分电流采样的电路。使用该电路,可以实现直接差分采集高频电力电子电路中MOS下管/MOS上管/采样电阻的导通电压,并使用低带宽的运放,且不需要考虑过多的ADC采样时隙,最终实现降成本的目的。为实现上述目的,本专利技术的技术方案为:一种差分电流采样放大电路,包括保持电容C1、始终处于闭环状态的差分信号放大电路,以及同步跟随被采样器件通断的电子开关S1、电子开关S2,电子开关S1、电子开关S2两者的一端分别连接被采样器件的两端,电子开关S1、S2两者的另一端经保持电容C1跨接在一起后分接入差分信号放大电路的两个输入端,差分信号放大电路的输出端依次连接外部的ADC模块、主控芯片。进一步地,电子开关S1、电子开关S2均为MOSFET。进一步地,电子开关S1、S2的源极分别连接到保持电容C1的两端,电子开关S1、S2的漏极分别连接到被采样器件的两端。进一步地,所述差分信号放大电路包含电阻R1、电阻R2、电阻R3、电阻R4和运算放大器X1,保持电容C1两端分别经电阻R1、电阻R2连接至运算放大器X1两个输入端,运算放大器X1正向输入端经电阻R3接至基准电压Vref,运算放大器X1输出端经ADC模块连接至主控芯片且经电阻R4回连至反向输入端。进一步地,所述ADC模块具体为所述主控芯片的ADC端口。进一步地,所述被采样器件具体指高频电力电子电路中桥臂上的MOS下管、MOS上管或采样电阻。进一步地,在被采样器件导通后,控制电子开关S1、电子开关S2同步跟随导通;在被采样器件断开的前一时刻,控制电子开关S1、电子开关S2先行断开。本专利技术还提供一种使用上述差分电流采样放大电路的三相逆变电路,其中三相逆变电路中具体包括三个上述的差分电流采样放大电路,三个差分电流采样放大电路采用相同的电压基准且分别采样三相逆变电路中三个桥臂上的被采样器件,所述被采样器件具体是桥臂上的MOS下管、MOS上管或采样电阻,三个差分电流采样放大电路的输出信号分别经不同ADC模块传输至同一主控芯片。进一步地,对三个差分电流采样放大电路中的各个电子开关,控制其在三个桥臂的被采样器件都导通的时刻同步导通。进一步地,在任意一个被采样器件断开的前一时刻,控制三个差分电流采样放大电路中的各个电子开关均先行断开。有益效果:1、使用采样保持的思路,使得电容上的信号在一段时间内持续保持着之前采样存下来的信号大小,这样可以使用低带宽低成本的运算放大器,无需采用高带宽的运放来保证被采样的MOS关断前信号达到稳定;2、减小主控芯片ADC采样时刻的要求,ADC不必在采样的MOS关断前采样完,而可以在其他时刻进行采样,进一步降低了主控芯片的成本;3、对被采样器件的适应更广,精度更高,不仅可以采样下管、采样电阻上的信号,连上管的信号也可以采样。上述说明仅是本专利技术技术方案的概述,为了能够更清楚了解本专利技术的技术手段,而可依照说明书的内容予以实施,并且为了让本专利技术的上述和其它目的、特征和优点能够更明显易懂,以下特举本专利技术的具体实施方式。附图说明通过阅读下文优选实施方式的详细描述,各种其他的优点和益处对于本领域普通技术人员将变得清楚明了。附图仅用于示出优选实施方式的目的,而并不认为是对本专利技术的限制。而且在整个附图中,用相同的参考符号表示相同的台件。图1示出了传统三相逆变电路的理想模型。图2示出了传统三相逆变电路的实际模型。图3示出了本专利技术差分电流采样放大电路采样桥臂MOS上管的电路图。图4示出了本专利技术差分电流采样放大电路采样桥臂MOS下管的电路图。图5示出了本专利技术差分电流采样放大电路采样桥臂采样电阻的电路图。图6示出了MOS管电子开关的连接结构。图7示出了三相逆变电路的电路图。图8示出了对三相逆变电路进行电流采样的电路图。图9示出了对差分电流采样放大电路中各个电子开关的控制时序。具体实施方式下面将参照附图更详细地描述本公开的示例性实施例。虽然附图中显示了本公开的示例性实施例,然而应当理解,可以以各种形式实现本公开而不应被这里阐述的实施例所限制。相反,提供这些实施例是为了能够更透彻地理解本公开,并且能够将本公开的范围完整的传达给本领域的技术人员。本实施例的差分电流采样放大电路如图3所示,包括依次连接的差分信号保持电路1、差分信号放大电路2、主控芯片3。...

【技术保护点】
1.差分电流采样放大电路,其特征在于:/n包括保持电容C1、始终处于闭环状态的差分信号放大电路,以及同步跟随被采样器件通断的电子开关S1、电子开关S2,/n电子开关S1、电子开关S2两者的一端分别连接被采样器件的两端,电子开关S1、S2两者的另一端经保持电容C1跨接在一起后分接入差分信号放大电路的两个输入端,差分信号放大电路的输出端依次连接外部的ADC模块、主控芯片。/n

【技术特征摘要】
1.差分电流采样放大电路,其特征在于:
包括保持电容C1、始终处于闭环状态的差分信号放大电路,以及同步跟随被采样器件通断的电子开关S1、电子开关S2,
电子开关S1、电子开关S2两者的一端分别连接被采样器件的两端,电子开关S1、S2两者的另一端经保持电容C1跨接在一起后分接入差分信号放大电路的两个输入端,差分信号放大电路的输出端依次连接外部的ADC模块、主控芯片。


2.如权利要求1所述的差分电流采样放大电路,其特征在于:电子开关S1、电子开关S2均为MOSFET。


3.如权利要求2所述的差分电流采样放大电路,其特征在于:电子开关S1、S2的源极分别连接到保持电容C1的两端,电子开关S1、S2的漏极分别连接到被采样器件的两端。


4.如权利要求1所述的差分电流采样放大电路,其特征在于:所述差分信号放大电路包含电阻R1、电阻R2、电阻R3、电阻...

【专利技术属性】
技术研发人员:赵锐黄锦波黄耀光周海辉苏尧
申请(专利权)人:深圳太兆智能控制有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1