一种地理信息存储装置制造方法及图纸

技术编号:27499725 阅读:15 留言:0更新日期:2021-03-02 18:22
本实用新型专利技术公开了一种地理信息存储装置,包括装置本体;装置本体底部设置保护盖,装置本体的两个侧面均开设若干个通气孔;位于装置本体内部集成多路模拟信号通道电路;多路模拟信号通道电路输入端分别与第一采集信号、第二采集信号、第三采集信号和第四采集信号电连接;多路模拟信号通道电路输出端依次与信号放大电路、转换器、FPGA和MCU电连接;MCU分别与供电电路和存储模块电连接;存储模块包括若干块并联设置的CY7C1049B

【技术实现步骤摘要】
一种地理信息存储装置


[0001]本技术属于存储装置的
,具体涉及一种地理信息存储装置。

技术介绍

[0002]地理信息是地理数据所蕴含和表达的地理含义,是与地理环境要素有关的物质的数量、质量、性质、分布特征、联系和规律的数字、文字、图像和图形等的总称。
[0003]首先,地理信息属于空间信息,其位置的识别是与数据联系在一起的,这是地理信息区别于其它类型信息的一个最显著的标志(空间性)。其次,地理信息具有多维结构的特点(多维性)。第三,地理信息的时序特征很明显(时序性)。
[0004]信息采集人员在采集信息时,需要同时采集多种信息,由于不同信号之间易产生相互干扰,故在信息存储时,存在信息存储丢失和失真的问题。

技术实现思路

[0005]本技术的目的在于针对现有技术中的上述不足,提供一种地理信息存储装置,以解决现有不同信息存储时,存在信息存储丢失和失真的问题。
[0006]为达到上述目的,本技术采取的技术方案是:
[0007]一种地理信息存储装置,其包括装置本体;装置本体底部设置保护盖,装置本体的两个侧面均开设若干个通气孔;位于装置本体内部集成多路模拟信号通道电路;多路模拟信号通道电路输入端分别与第一采集信号、第二采集信号、第三采集信号和第四采集信号电连接;多路模拟信号通道电路输出端依次与信号放大电路、转换器、FPGA和MCU电连接;MCU分别与供电电路和存储模块电连接;存储模块包括若干块并联设置的CY7C1049B-15 SRAM。
[0008]优选地,多路模拟信号通道电路包括四个并联设置的ADG408模拟多路复用芯片,每个ADG408模拟多路复用芯片的4、5、6、7、12引脚与信号输入端连接,其8引脚为信号输出端,与信号放大电路输入端连接。
[0009]优选地,信号放大电路内置有IC2 3656芯片。
[0010]优选地,转换器为6路16位模/数转换器ADS8364。
[0011]优选地,MCU为STM32单片机。
[0012]优选地,转换器和FPGA之间通过数据总线连接。
[0013]本技术提供的地理信息存储装置,具有以下有益效果:
[0014]本技术可同时采集多个信号,并通过多路模拟信号通道电路实现多路模拟信号的切换传输,避免信号之间的相互干扰;并进一步进入信号放大电路中实现信号之间的隔离、放大;再依次进入转换器和FPGA中,进入多通道A/D转换器后,在FPGA的控制下选择一路信号进行转换,并通过STM32单片机进行数字信号的读取,并将读取的数据存储于多块CY7C1049B-15 SRAM中。
[0015]本技术装置结构简单,携带方便,可有效地解决现有不同信息存储时,存在信
息存储丢失和失真的问题。
附图说明
[0016]图1为地理信息存储装置的结构图。
[0017]图2为地理信息存储装置内的电路原理结构图。
[0018]图3为地理信息存储装置中多路模拟信号通道电路。
[0019]图4为地理信息存储装置中信号放大电路。
[0020]图5为地理信息存储装置中转换器和FPGA之间的连接电路图。
[0021]图6为地理信息存储装置中STM32单片机的外围电路图。
[0022]图7为地理信息存储装置中单片机供电电路图。
[0023]其中,1、装置本体;2、保护盖;3、通气孔。
具体实施方式
[0024]下面对本技术的具体实施方式进行描述,以便于本
的技术人员理解本技术,但应该清楚,本技术不限于具体实施方式的范围,对本
的普通技术人员来讲,只要各种变化在所附的权利要求限定和确定的本技术的精神和范围内,这些变化是显而易见的,一切利用本技术构思的技术创造均在保护之列。
[0025]根据本申请的一个实施例,参考图1,本方案的地理信息存储装置,包括装置本体1;装置本体1内设置有可更换电池,其底部设置保护盖2,保护盖2是嵌设于装置本体1上的,便于电池的更换。
[0026]装置本体1的两个侧面均开设若干个通气孔3,避免装置本体1内温度过高。
[0027]如图2所述,位于装置本体1内部集成多路模拟信号通道电路;多路模拟信号通道电路输入端分别与第一采集信号、第二采集信号、第三采集信号和第四采集信号电连接;多路模拟信号通道电路输出端依次与信号放大电路、转换器、FPGA和MCU电连接;MCU分别与供电电路和存储模块电连接;存储模块包括若干块并联设置的CY7C1049B-15 SRAM。
[0028]其中,本实施例仅仅用四个信号进行说明,即第一采集信号、第二采集信号、第三采集信号和第四采集信号,由于地理信息众多,在此仅仅举例说明,信号可以以数字、文字、图像和图形的形式存在,由于地理信息的采集为公知常识,且本技术保护的是信息的存储,故传感器的采集原理,在此不再赘述。
[0029]如图3所示,多路模拟信号通道电路,包括四个并联设置的ADG408模拟多路复用芯片,每个ADG408模拟多路复用芯片的4、5、6、7、12引脚与四个信号连接,其8引脚为信号输出端,用于与信号放大电路连接。四个并联设置的ADG408模拟多路复用芯片最多可以实现四路信号的切换传输,避免信号之间的干扰,且可降低摆度信号源中的输出阻抗,提高摆度信号的采集精度。
[0030]如图4所示,信号放大电路,其内置有IC2 3656集成芯片,其输入端与多路模拟信号通道电路连接,其输出端与转换器输入端连接;用于实现信号的隔离、放大。
[0031]转换器为6路16位模/数转换器ADS8364和同步时序控制器FPGA(A3P250VQ100)。模/数转换器ADS8364通过FPGA与DSPVC33相连,用于接收多路采集信号。
[0032]ADS8364的时钟信号由外部提供,这里由FPGA提供时钟信号,主要是考虑到FPGA可
以灵活地改变时钟频率,进而改变系统的采样频率。A/D转换完成后产生转换结束信号EOC。将ADS8364的BYTE引脚接低电平,使转换结果以16位的方式输出。地址/模式信号(A0,A1,A2)决定ADS8364的数据读取方式,可以选择的方式包括单通道、周期或FIFO模式。将ADD引脚置为高电平,使得读出的数据中包含转换通道信息。考虑到数据采集处理系统的采样频率一般较高,如果用DSP直接控制ADS8364的访问,将占用DSP较多的资源,同时对DSP的实时性要求也较高。因此在本系统设计中,用FPGA实现ADS8364的接口控制电路,并将转换结果存储在FPGA中,其中,ADS与FPGA的连接关系参考图5。
[0033]如图6所示,MCU为STM32,其外围电路如图所示,用于将读取FPGA中存储的数字信息,并将数字信息存储于CY7C1049B-15 SRAM中。
[0034]图7为供电电路,用于提供必需的电能,其电源可由电池提供。
[0035]本本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种地理信息存储装置,其特征在于:包括装置本体;所述装置本体底部设置保护盖,装置本体的两个侧面均开设若干个通气孔;位于所述装置本体内部集成多路模拟信号通道电路;所述多路模拟信号通道电路输入端分别与第一采集信号、第二采集信号、第三采集信号和第四采集信号电连接;所述多路模拟信号通道电路输出端依次与信号放大电路、转换器、FPGA和MCU电连接;所述MCU分别与供电电路和存储模块电连接;所述存储模块包括若干块并联设置的CY7C1049B-15 SRAM。2.根据权利要求1所述的地理信息存储装置,其特征在于:所述多路模拟信号通道电路包括四个并联设置的...

【专利技术属性】
技术研发人员:蒲生勇惠海鹏胡丽李思杰
申请(专利权)人:四川方正测量有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1