一种MIPI接口奇偶帧传输双图像视频装置制造方法及图纸

技术编号:27408447 阅读:24 留言:0更新日期:2021-02-21 14:22
本实用新型专利技术提供一种MIPI接口奇偶帧传输双图像视频装置。所述MIPI接口奇偶帧传输双图像视频装置,A图像传感器、B图像传感器、ISP芯片和SOC芯片;其中,所述A图像传感器与B图像传感器的输出端均与所述ISP芯片的输入端连接。本实用新型专利技术提供一种MIPI接口奇偶帧传输双图像视频装置,通过设置A图像传感器和B图像传感器,并采用隔帧方式传输,使得后端SOC芯片获取到低延时,小画幅窗口的多路图像,同时并没有加大单帧画面的画幅,而是通过整加帧率来分时传输多画面,进而能够降低后端SOC芯片接口的接收带宽与图像解析处理能力,使得单目MIPI CSI接口的SOC可以获取两路或两路以上的图像视频流,进而使得装置的识别精度得到提升,识别速度更快。别速度更快。别速度更快。

【技术实现步骤摘要】
一种MIPI接口奇偶帧传输双图像视频装置


[0001]本技术涉及图像模组领域,尤其涉及一种MIPI接口奇偶帧传输双图像视频装置。

技术介绍

[0002]实时图像采集是利用现代化技术进行实时图像信息获取的手段,在现代多媒体技术中占有重要的地位,在日常生活中、生物医学领域、航空航天等领域都有着广泛的应用,图像采集的速度、质量直接影响到产品的整体效果。
[0003]随着当下人工智能行业的快速发展,图像采集模组需求呈与日俱增,如人脸识别,人脸支付,现有技术中,双目人脸识别的技术,广泛应用于人脸识别终端,但是在实际产品中,部分SOC芯片仅具备单目MIPI CSI接口,无法同时输入两路MIPI CSI接口,而现有产品使用的双路UVC采集传输两路图像,在人脸识别或者机器视觉领域,存在编码解码的耗时大,USB丢帧问题,帧隔时间抖动大等问题,使得装置识别精度偏低,识别速度滞后。
[0004]因此,有必要提供一种MIPI接口奇偶帧传输双图像视频装置解决上述技术问题。

技术实现思路

[0005]本技术提供一种MIPI接口奇偶帧传输双图像视频装置,解决了现有的SOC芯片仅具备单目MIPI CSI接口,无法同时输入两路MIPI CSI接口,导致装置的识别精度偏低,识别速度滞后的问题。
[0006]为解决上述技术问题,本技术提供的MIPI接口奇偶帧传输双图像视频装置,包括:
[0007]A图像传感器、B图像传感器、ISP芯片和SOC芯片;
[0008]其中,所述A图像传感器与B图像传感器的输出端均与所述ISP芯片的输入端连接,所述ISP芯片的输出端与所述SOC芯片的输入端连接;
[0009]MIPI/LVDS/DVP接口,所述MIPI/LVDS/DVP接口设置于所述ISP芯片上。
[0010]优选的,所述ISP芯片和SOC芯片之间的传输方式为分时传输,且奇数帧传输为A/B图像画面,偶数帧传输为B/A图像画面。
[0011]优选的,所述ISP芯片通过所述MIPI/LVDS/DVP接口将A、B图像传输至所述SOC芯片中。
[0012]优选的,所述A图像传感器和所述B图像传感器可以传输两路以上的多路图像。
[0013]与相关技术相比较,本技术提供的MIPI接口奇偶帧传输双图像视频装置具有如下有益效果:
[0014]本技术提供一种MIPI接口奇偶帧传输双图像视频装置,通过设置A图像传感器和B图像传感器,并采用隔帧方式传输,使得后端SOC芯片获取到低延时,小画幅窗口的多路图像,同时隔帧传输图像,并没有加大单帧画面的画幅,而是通过整加帧率来分时传输多画面,使得传输带宽有限降低,进而能够降低后端SOC芯片接口的接收带宽与图像解析处理
能力,使得单目MIPI CSI接口的SOC可以获取两路或两路以上的图像视频流,进而使得装置的识别精度得到提升,识别速度更快。
附图说明
[0015]图1为本技术提供的MIPI接口奇偶帧传输双图像视频装置的硬件系统图;
[0016]图2为本技术提供的MIPI接口奇偶帧传输双图像视频装置中图像传感器的结构示意图;
[0017]图3为本技术提供的MIPI接口奇偶帧传输双图像视频装置中MIPI/LVDS/DVP接口的结构示意图。
[0018]图中标号:1、A图像传感器,2、B图像传感器,3、ISP芯片,4、SOC芯片,5、MIPI/LVDS/DVP接口。
具体实施方式
[0019]下面结合附图和实施方式对本技术作进一步说明。
[0020]请结合参阅图1,其中,图1为本技术提供的MIPI接口奇偶帧传输双图像视频装置的硬件系统图。MIPI接口奇偶帧传输双图像视频装置,包括:
[0021]A图像传感器1、B图像传感器2、ISP芯片3和SOC芯片4;
[0022]其中,所述A图像传感器1与B图像传感器2的输出端均与所述ISP芯片3的输入端连接,所述ISP芯片3的输出端与所述SOC芯片4的输入端连接;
[0023]MIPI/LVDS/DVP接口5,所述MIPI/LVDS/DVP接口5设置于所述ISP芯片3上。
[0024]通过设置A图像传感器1和B图像传感器2,并采用隔帧方式传输,使得后端SOC芯片4获取到低延时,小画幅窗口的多路图像,同时隔帧传输图像,并没有加大单帧画面的画幅,而是通过整加帧率来分时传输多画面,使得传输带宽有限降低,进而能够降低后端SOC芯片4与MIPI/LVDS/DVP接口5的接收带宽和处理能力面临挑战和压力,使得单目MIPI CSI接口的SOC可以获取两路或两路以上的图像视频流,进而使得装置的识别精度得到提升,识别速度更快。
[0025]所述ISP芯片3和SOC芯片4之间的传输方式为分时传输,且奇数帧传输为A/B图像画面,偶数帧传输为B/A图像画面。
[0026]所述ISP芯片3通过所述MIPI/LVDS/DVP接口5将A、B图像传输至所述SOC芯片4中。
[0027]所述A图像传感器1和所述B图像传感器2可以传输两路以上的多路图像。
[0028]本技术提供的MIPI接口奇偶帧传输双图像视频装置的工作原理如下:
[0029]使用时,A图像传感器1和B图像传感器2分别采集外部图像,然后通过隔帧方式将A图像和B图像传输至ISP芯片3中,而图像经过ISP芯片处理,再通过分时传输方式传输至SOC芯片4中,其中奇数帧传输为A/B图像画面,偶数帧传输为B/A图像画面,而隔帧方式使得后端SOC芯片4获取到低延时,小画幅窗口的多路图像,同时隔帧传输图像,并没有加大单帧画面的画幅,而是通过整加帧率来分时传输多画面,使得传输带宽有限降低,进而能够降低后端SOC芯片4与MIPI/LVDS/DVP接口5的接收带宽和处理能力面临挑战和压力,使得单目MIPI CSI接口的SOC可以获取两路或两路以上的图像视频流,进而使得装置的识别精度得到提升,识别速度更快。
[0030]与相关技术相比较,本技术提供的MIPI接口奇偶帧传输双图像视频装置具有如下有益效果:
[0031]通过设置A图像传感器1和B图像传感器2,并采用隔帧方式传输,使得后端SOC芯片4获取到低延时,小画幅窗口的多路图像,同时隔帧传输图像,并没有加大单帧画面的画幅,而是通过整加帧率来分时传输多画面,使得传输带宽有限降低,进而能够降低后端SOC芯片4与MIPI/LVDS/DVP接口5的接收带宽和处理能力面临挑战和压力,使得单目MIPI CSI接口的SOC可以获取两路或两路以上的图像视频流,进而使得装置的识别精度得到提升,识别速度更快。
[0032]以上所述仅为本技术的实施例,并非因此限制本技术的专利范围,凡是利用本技术说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其它相关的
,均同理包括在本技术的专利保护范围内。
本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种MIPI接口奇偶帧传输双图像视频装置,其特征在于,包括:A图像传感器、B图像传感器、ISP芯片和SOC芯片;其中,所述A图像传感器与B图像传感器的输出端均与所述ISP芯片的输入端连接,所述ISP芯片的输出端与所述SOC芯片的输入端连接;MIPI/LVDS/DVP接口,所述MIPI/LVDS/DVP接口设置于所述ISP芯片上。2.根据权利要求1所述的MIPI接口奇偶帧传输双图像视频装置,其特征在于,所述I...

【专利技术属性】
技术研发人员:方志军
申请(专利权)人:深圳市猫头鹰微视科技有限公司
类型:新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1