充电电路、充电芯片、终端和充电系统技术方案

技术编号:27305598 阅读:24 留言:0更新日期:2021-02-10 09:17
本申请涉及一种一种充电电路、充电芯片、终端和充电系统,在快充通路中采用了至少两路并联的晶体管通路,每个晶体管通路至少包括一个晶体管,通过该充电通路可实现为待充电设备进行快速充电,在该充电电路中,由于采用并联的晶体管通路,降低了整个快充通路的阻抗,从而降低了快充通路的发热量,且采用至少两路并联的晶体管通路,可以增加了晶体管的数量,也增加了散热面积,更加促使整个快充通路的热量降低,进而大大可以降低整机的热量。进而大大可以降低整机的热量。进而大大可以降低整机的热量。

【技术实现步骤摘要】
充电电路、充电芯片、终端和充电系统


[0001]本申请涉及充电
,特别是涉及一种充电电路、充电芯片、终端和充电系统。

技术介绍

[0002]随着电子技术的发展,电子设备已经成为人们的生活不可或缺的设备了,为了更加方便用户体验,电子设备的功能也越来越多。
[0003]对于电子设备来说,功能越多耗电自然越快,自然就需要不停的充电。但繁忙的生活和电子设备的高频使用促使人们对电子设备充电时间的要求越来越高,例如,缩短电子设备充电时间、随时随地都可以为电子设备充电等。因此,快速充电成为充电技术的一种发展趋势。快速充电技术中,通常为了降低电子设备发热的情况,会采用更换更小阻抗的晶体管的方式,但阻抗更小的晶体管的型号资源很难选,即使有,其成本和供货也都会成为瓶颈。
[0004]因此,现有的快速充电技术中存在如何更好降低电子设备发热的技术问题。

技术实现思路

[0005]基于此,有必要针对上述现有的快速充电技术中存在如何更好降低电子设备发热的技术问题,提供一种充电电路、充电芯片、终端和充电系统。
[0006]第一方面,本申请实施例提供一种充电电路,该充电电路包括:快充通路和控制电路;快充通路包括至少两路并联的晶体管通路;每个晶体管通路至少包括一个晶体管;
[0007]晶体管通路中晶体管的第一极连接待充电设备的储能装置,晶体管通路中晶体管的第二极连接充电接口;晶体管通路中晶体管的控制极连接控制电路;
[0008]控制电路用于为快充通路提供导通电压,以使快充通路处于导通状态时,通过快充通路将充电电流传递给储能装置。
[0009]在其中一个实施例中,上述控制电路包括导通控制单元和开关控制单元;
[0010]导通控制单元的输入端连接充电接口和时钟信号端,导通控制单元的输出端连接晶体管通路中晶体管的控制极;
[0011]开关控制单元的输入端连接开关信号端,开关控制单元的输出端连接晶体管通路中晶体管的控制极;
[0012]导通控制单元,用于在开关控制单元关断时,为晶体管通路中晶体管提供导通电压。
[0013]在其中一个实施例中,上述开关控制单元包括多个并联开关控制子单元,各开关控制子单元连接对应的晶体管通路;则导通控制单元,用于在各开关控制子单元关断时,为对应的晶体管通路提供导通电压。
[0014]在其中一个实施例中,上述导通控制单元包括充电信号输入子单元、时钟信号输入子单元和信号处理子单元;
[0015]充电信号输入子单元的输入端连接充电接口,输出端连接信号处理子单元的输入端;时钟信号输入子单元的输入端连接时钟信号端,输出端连接信号处理子单元的输入端;信号处理子单元的输出端连接晶体管通路中晶体管的控制极;
[0016]充电信号输入子单元,用于将充电信号输入至信号处理子单元;
[0017]时钟信号输入子单元,用于将时钟信号输入至信号处理子单元;
[0018]信号处理子单元,用于根据充电信号和时钟信号为晶体管通路中晶体管提供导通电压。
[0019]在其中一个实施例中,上述充电信号输入单元包括防倒灌子单元;防倒灌子单元的输入端连接充电接口,防倒灌子单元的输出端连接信号处理单元的输入端;防倒灌子单元用于防止充电电压倒灌。
[0020]在其中一个实施例中,上述充电信号输入单元还包括滤波子单元;滤波子单元的输入端连接充电接口;滤波子单元的输出端连接防倒灌子单元的输入端;
[0021]滤波子单元用于滤除随充电电压进入的噪声信号。
[0022]在其中一个实施例中,上述控制电路还包括保护单元;
[0023]保护单元的输入端连接充电接口,输出端连接晶体管通路中晶体管的控制极;保护单元,用于防止所述晶体管通路中晶体管进入负压。
[0024]第二方面,本申请实施例提供一种充电芯片,该芯片包括上述第一方面实施例提供的任一项充电电路。
[0025]第三方面,本申请实施例提供一种终端,该终端包括上述第二方面实施例提供的充电芯片。
[0026]在其中一个实施例中,上述终端的快充通路中各晶体管通路之间的距离大于预设距离阈值。
[0027]在其中一个实施例中,若上述快充通路中包括第一晶体管通路和第二晶体管通路,则第一晶体管通路设置在终端的电路板主板区,第二晶体管通路设置在终端的电路板小板区。
[0028]第四方面,本申请实施例提供一种充电系统,该充电系统包括电源适配器和如上述第三方面实施例提供的终端;
[0029]电源适配器通过终端的USB端口为终端充电。
[0030]本申请实施例提供的一种充电电路、充电芯片、终端和充电系统,在快充通路中采用了至少两路并联的晶体管通路,每个晶体管通路至少包括一个晶体管,通过该充电通路可实现为待充电设备进行快速充电,在该充电电路中,由于采用并联的晶体管通路,降低了整个快充通路的阻抗,从而降低了快充通路的发热量,且采用至少两路并联的晶体管通路,可以增加了晶体管的数量,也增加了散热面积,更加促使整个快充通路的热量降低,进而大大可以降低整机的热量。
附图说明
[0031]图1为一个实施例提供的一种快充电路示意图;
[0032]图2为一个实施例提供的一种充电电路内部结构框图;
[0033]图3为一个实施例提供的一种充电电路内部结构框图;
[0034]图4为一个实施例提供的一种充电电路内部结构框图;
[0035]图5为一个实施例提供的一种充电电路内部结构框图;
[0036]图6为一个实施例提供的一种充电电路内部结构框图;
[0037]图7为一个实施例提供的一种充电电路内部结构框图;
[0038]图8为一个实施例提供的一种充电电路内部结构框图;
[0039]图9为一个实施例提供的一种终端结构框图;
[0040]图10为一个实施例提供的一种充电系统结构框图。
[0041]附图标记说明:
[0042]01:
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
MCU;
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
02:
ꢀꢀꢀꢀꢀꢀꢀ
AP;
[0043]03:
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
电池;
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
04:
ꢀꢀꢀꢀꢀꢀꢀ
MOS管;
[0044]05:
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
驱动电路;
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
06:
ꢀꢀꢀꢀꢀꢀꢀ
USB座;
[0045]07:
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
数据线;
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
08:
ꢀꢀꢀꢀꢀꢀꢀ
适配器;
[0046]10:
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
快充通路;
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
11:
ꢀꢀꢀꢀꢀꢀꢀ
控制电路;
[0047]112:
ꢀꢀꢀꢀꢀ本文档来自技高网
...

【技术保护点】

【技术特征摘要】
1.一种充电电路,其特征在于,所述充电电路包括:快充通路和控制电路;所述快充通路包括至少两路并联的晶体管通路;每个所述晶体管通路至少包括一个晶体管;所述晶体管通路中晶体管的第一极连接待充电设备的储能装置,所述晶体管通路中晶体管的第二极连接充电接口;所述晶体管通路中晶体管的控制极连接所述控制电路;所述控制电路用于为所述快充通路提供导通电压,以使所述快充通路处于导通状态时,通过所述快充通路将充电电流传递给所述储能装置。2.根据权利要求1所述的充电电路,其特征在于,所述控制电路包括导通控制单元和开关控制单元;所述导通控制单元的输入端连接所述充电接口和时钟信号端,所述导通控制单元的输出端连接所述晶体管通路中晶体管的控制极;所述开关控制单元的输入端连接开关信号端,所述开关控制单元的输出端连接所述晶体管通路中晶体管的控制极;所述导通控制单元,用于在所述开关控制单元关断时,为所述晶体管通路中晶体管提供导通电压。3.根据权利要求2所述的充电电路,其特征在于,所述开关控制单元包括多个并联开关控制子单元,各所述开关控制子单元连接对应的晶体管通路;则所述导通控制单元,用于在各开关控制子单元关断时,为所述对应的晶体管通路提供导通电压。4.根据权利要求2或3所述的充电电路,其特征在于,所述导通控制单元包括充电信号输入子单元、时钟信号输入子单元和信号处理子单元;所述充电信号输入子单元的输入端连接所述充电接口,输出端连接所述信号处理子单元的输入端;所述时钟信号输入子单元的输入端连接所述时钟信号端,输出端连接所述信号处理子单元的输入端;所述信号处理子单元的输出端连接所述晶体管通路中晶体管的控制极;所述充电信号输入子单元,用于将充电信号输入至所述信号处理子...

【专利技术属性】
技术研发人员:田晨
申请(专利权)人:OPPO广东移动通信有限公司
类型:发明
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1