【技术实现步骤摘要】
一种新型带运放弱管的分压电路
[0001]本技术涉及集成电路领域,更具体地,涉及一种新型带运放弱管的分压电路。
技术介绍
[0002]随着人们对芯片的要求越来越高,在芯片的应用过程中,人们希望芯片不仅功能正确无误,更是提高了对芯片功耗以及性能的要求。分压电路在DC 转换、限制电流、提供电压偏置等方面应用广泛,分压电路一般分为电阻分压和电容分压两种形式,由于电容分压需要外接大电容,而无法集成在芯片内部,所以常采用电阻分压结构。传统的电阻分压电路(如图1)在输出电压稳定性以及功耗方面难以实现较完美的效果,在保证电压稳定情况下功耗都偏高,分压电阻选择取决于芯片的工作电压及其功耗要求,减小分压电阻 R的大小,可以减小提高输出电压稳定性,但会增加电路的功耗,增大电阻R 的值,可以降低功耗,但会降低输出电压。
[0003]因此,本领域迫切需要一种分压电路,能够在保证分压电路的电压稳定的同时,降低电路功耗。
技术实现思路
[0004]本技术的目的在于,提供一种新型带运放弱管的分压电路,能够在保证分压电路的电压稳定的同时
【技术保护点】
【技术特征摘要】
1.一种新型带运放弱管的分压电路,所述分压电路为电阻分压电路,所述分压电路包括:M1、M2和M3三个PMOS管、运放A1、和运放A2,其特征在于,所述M1、M2和M3均具有源极、栅极和漏极,所述M1的源极与电源电压VDD连接、M1的漏极与M2的源极连接、M2的漏极与M3的源极连接、最终M3的漏极连接电源GND,M1的漏极连接运放A1的IN1端、同时通过电容C1接地,M2的漏极连接运放A2的IN1端、同时通过电容C2接地,运放A1和运放A2输出电压信号,所述三个PMOS管M1、M2和M3的栅极和漏极短接。2.如权利要求1所述的带运放弱管的分压电路,其特征在于,所述电源电压VDD作为分压电路的驱动源,所述运放A1和A2为运算放大器组成的跟随器。3.如权利要求1所述的带运放弱管的分压电路...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。