PCIE_DMA数据传输装置和方法及系统制造方法及图纸

技术编号:26970134 阅读:23 留言:0更新日期:2021-01-05 23:59
本申请涉及一种PCIE_DMA数据传输装置,包括:FPGA模块;FPGA模块设置有PCIE硬核,并通过PCIE接口与主机通信连接;FPGA模块配置有DMA传输模块,DMA传输模块与用户层逻辑接口之间设置有DMA通道;DMA传输模块中的通道混合子模块,被配置为获取接收子模块传输的数据,并将由接收子模块传输的数据分配至DMA通道进行数据的传输;通道混合子模块,还被配置为接收各DMA通道传输的数据,并将各DMA通道传输的数据进行整合后发送至发送子模块。通过通道混合子模块与用户层逻辑接口之间所设置的DMA通道进行数据传入和传出,实现了单路数据传输和多路数据传输之间的自由转换,提高了数据传输的可扩展性。

【技术实现步骤摘要】
PCIE_DMA数据传输装置和方法及系统
本申请涉及数据传输
,尤其涉及一种PCIE_DMA数据传输装置和方法及系统。
技术介绍
PCIE(PCIExpress)为第三代高性能I/O总线,具有速度快并且点对点串行传输,使两端设备可以独享带宽,扩展灵活方便等优点。其中,PCIEDMA数据传输技术通过对数据的直接存储访问,有效降低了数据传输对处理器资源的占用,能够显著提高系统运行效率。但是,现有的PCIEDMA数据传输技术基本上都是基于开源DMA传输修改的,而基于开源DMA所设计的PCIE数据传输,要么是单路传输,要么是多路传输,在需要单路到多路扩展时很难进行自由变换,从而使得现有的DMA数据传输的可扩展性较差。
技术实现思路
有鉴于此,本申请提出了一种PCIE_DMA数据传输装置,可以有效提高DMA数据传输的可扩展性。根据本申请的一方面,提供了一种PCIE_DMA数据传输装置,包括:FPGA模块;所述FPGA模块内设置有PCIE硬核,并通过PCIE接口与主机通信连接;其中,所述FPGA模块配置有DMA传输本文档来自技高网...

【技术保护点】
1.一种PCIE_DMA数据传输装置,其特征在于,包括:FPGA模块;/n所述FPGA模块内设置有PCIE硬核,并通过PCIE接口与主机通信连接;/n其中,所述FPGA模块配置有DMA传输模块,所述DMA传输模块包括接收子模块、发送子模块和通道混合子模块;/n所述通道混合子模块与用户层逻辑接口之间设置有用于传输数据的DMA通道;/n其中,所述接收子模块被配置为接收由所述FPGA模块内所配置的PCIE硬核输出的数据,并将所述PCIE硬核输出的数据进行处理后传输至所述通道混合子模块;/n所述通道混合子模块,被配置为获取所述接收子模块传输的数据,并将由所述接收子模块传输的数据分配至相应的所述DMA通...

【技术特征摘要】
1.一种PCIE_DMA数据传输装置,其特征在于,包括:FPGA模块;
所述FPGA模块内设置有PCIE硬核,并通过PCIE接口与主机通信连接;
其中,所述FPGA模块配置有DMA传输模块,所述DMA传输模块包括接收子模块、发送子模块和通道混合子模块;
所述通道混合子模块与用户层逻辑接口之间设置有用于传输数据的DMA通道;
其中,所述接收子模块被配置为接收由所述FPGA模块内所配置的PCIE硬核输出的数据,并将所述PCIE硬核输出的数据进行处理后传输至所述通道混合子模块;
所述通道混合子模块,被配置为获取所述接收子模块传输的数据,并将由所述接收子模块传输的数据分配至相应的所述DMA通道,由所述DMA通道进行数据的传输;
所述通道混合子模块,还被配置为接收各所述DMA通道传输的数据,并将各所述DMA通道传输的数据进行整合后发送至所述发送子模块;
所述发送子模块,被配置为接收所述通道混合子模块传输的数据,并将所述通道混合子模块传输的数据发送至所述PCIE硬核,由所述PCIE硬核进行数据的传输。


2.根据权利要求1所述的装置,其特征在于,所述PCIE硬核与所述DMA传输模块之间设置有用于表征所述PCIE硬核输出的工作状态的配置接口。


3.根据权利要求2所述的装置,其特征在于,所述配置接口为CONFIG数据接口。


4.根据权利要求1所述的装置,其特征在于,所述发送子模块包括AXIS发送接口,所述接收子模块包括AXIS接收接口。


5.根据权利要求1所述的装置,其特征在于,所述通道混合子模块包括TLP包翻译模块、TLP包解析模块、寄存器接收模块、寄存器发送模块、内部RAM模块、用户外部逻辑状态接口模块、DMA数据接收模块、DMA数据发送模块和DMA中断生成模块;
所述TLP包翻译模块,用于对所述PCIE硬核输出和输入的数据进行TLP包翻译;
所述TLP包解析模块,用于将所述TLP包翻译模块处理后的数据进行解析,输出多路数据信号;
所述寄存器接收模块和所述寄存器发送模块,用于分别实现所述PCIE硬核的BAR寄存器空间的写操作和读操作;
所述内部RAM模块,用于存储所述BAR寄存器的数据;
所述用户外部逻辑状态接口模块,用于将所述FPGA模块的状态通过所述PCIE硬核传输至所述主机;
所述用户外部逻辑状态接口模块,还用于读取所述主机下发的状态;
所述DMA数据接收模块,用于接收所述主机下传的DMA数据,并将所述DMA数据存储到DMA接收FIFO;
所述DMA数据发送模块,用于接收所述用户层逻辑接口发送的DMA数据,并将...

【专利技术属性】
技术研发人员:徐言茂范策
申请(专利权)人:北京锐马视讯科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1