有效数据合并方法、存储器控制电路单元与存储装置制造方法及图纸

技术编号:26970103 阅读:38 留言:0更新日期:2021-01-05 23:59
本发明专利技术提供一种有效数据合并方法、存储器控制电路单元与存储器存储装置。所述方法包括:获得对应于第一区域的第一系统参数以及对应于第二区域的第二系统参数;判断第一系统参数是否大于第二系统参数;当第一系统参数大于第二系统参数时,优先从第二区域选择第三实体抹除单元,并使用第三实体抹除单元执行有效数据合并操作;以及当第一系统参数非大于第二系统参数时,优先从第一区域选择第四实体抹除单元,并使用第四实体抹除单元执行有效数据合并操作。

【技术实现步骤摘要】
有效数据合并方法、存储器控制电路单元与存储装置
本专利技术涉及一种有效数据合并方法、存储器控制电路单元与存储器存储装置。
技术介绍
数字相机、手机与MP3在这几年来的成长十分迅速,使得消费者对存储媒体的需求也急速增加。由于可复写式非易失性存储器(rewritablenon-volatilememory)具有数据非易失性、省电、体积小、无机械结构、读写速度快等特性,最适于可携式电子产品,例如笔记本电脑。固态硬盘就是一种以快闪存储器作为存储媒体的存储器存储装置。因此,近年快闪存储器产业成为电子产业中相当热门的一环。一般来说,可复写式非易失性存储器模块的实体抹除单元可以逻辑地分组为SLC区域与TLC区域。SLC区域中的实体抹除单元的数量以及TLC区域中的实体抹除单元的数量是在可复写式非易失性存储器模块出厂前被设定。而针对使用者的使用习惯不同或应用程序的运作逻辑的不同,SLC区域中的实体抹除单元被使用的比例也会不同于TLC区域中的实体抹除单元被使用的比例。因此,当可复写式非易失性存储器模块到达生命周期的末期(例如,所有的实体抹除单元的磨损程度值本文档来自技高网...

【技术保护点】
1.一种有效数据合并方法,用于可复写式非易失性存储器模块,其中所述可复写式非易失性存储器模块具有多个实体抹除单元,所述多个实体抹除单元至少被分组为第一区域与第二区域,所述第一区域包括所述多个实体抹除单元中的多个第一实体抹除单元且所述第二区域包括所述多个实体抹除单元中的多个第二实体抹除单元,所述有效数据合并方法包括:/n当执行有效数据合并操作时,获得对应于所述第一区域的第一系统参数以及对应于所述第二区域的第二系统参数;/n判断所述第一系统参数是否大于所述第二系统参数;/n当所述第一系统参数大于所述第二系统参数时,优先从所述第二区域的所述第二实体抹除单元中选择第三实体抹除单元,并使用所述第三实体抹...

【技术特征摘要】
1.一种有效数据合并方法,用于可复写式非易失性存储器模块,其中所述可复写式非易失性存储器模块具有多个实体抹除单元,所述多个实体抹除单元至少被分组为第一区域与第二区域,所述第一区域包括所述多个实体抹除单元中的多个第一实体抹除单元且所述第二区域包括所述多个实体抹除单元中的多个第二实体抹除单元,所述有效数据合并方法包括:
当执行有效数据合并操作时,获得对应于所述第一区域的第一系统参数以及对应于所述第二区域的第二系统参数;
判断所述第一系统参数是否大于所述第二系统参数;
当所述第一系统参数大于所述第二系统参数时,优先从所述第二区域的所述第二实体抹除单元中选择第三实体抹除单元,并使用所述第三实体抹除单元执行所述有效数据合并操作;以及
当所述第一系统参数非大于所述第二系统参数时,优先从所述第一区域的所述第一实体抹除单元中选择第四实体抹除单元,并使用所述第四实体抹除单元执行所述有效数据合并操作。


2.根据权利要求1所述的有效数据合并方法,其中所述多个第一实体抹除单元中的每一个第一实体抹除单元仅通过使用单页程序化模式被程序化,且所述多个第二实体抹除单元中的每一个第二实体抹除单元仅通过使用多页程序化模式被程序化。


3.根据权利要求1所述的有效数据合并方法,其中使用所述第三实体抹除单元执行所述有效数据合并操作的步骤包括:
从至少一第五实体抹除单元中复制至少一有效数据,使用多页程序化模式将所述有效数据写入至所述第三实体抹除单元,并对所述第五实体抹除单元进行抹除操作,
其中使用所述第四实体抹除单元执行所述有效数据合并操作的步骤包括:
从所述第五实体抹除单元中复制所述有效数据,使用单页程序化模式将所述有效数据写入至所述第四实体抹除单元,并对所述第五实体抹除单元进行所述抹除操作。


4.根据权利要求3所述的有效数据合并方法,其中所述多个实体抹除单元至少被分组为存储区以及闲置区,所述第三实体抹除单元以及所述第四实体抹除单元属于所述闲置区,且所述第五实体抹除单元属于所述存储区。


5.根据权利要求1所述的有效数据合并方法,其中所述第一系统参数与所述第二系统参数至少包括磨损程度值以及写入放大因子的至少其中之一。


6.一种存储器控制电路单元,用于控制可复写式非易失性存储器模块,所述存储器控制电路单元包括:
主机接口,用以电性连接至主机系统;
存储器接口,用以电性连接至所述可复写式非易失性存储器模块,所述可复写式非易失性存储器模块具有多个实体抹除单元,所述多个实体抹除单元至少被分组为第一区域与第二区域,所述第一区域包括所述多个实体抹除单元中的多个第一实体抹除单元且所述第二区域包括所述多个实体抹除单元中的多个第二实体抹除单元;以及
存储器管理电路,电性连接至所述主机接口与所述存储器接口,
其中当执行有效数据合并操作时,所述存储器管理电路用以获得对应于所述第一区域的第一系统参数以及对应于所述第二区域的第二系统参数,
其中所述存储器管理电路还用以判断所述第一系统参数是否大于所述第二系统参数,
当所述第一系统参数大于所述第二系统参数时,所述存储器管理电路还用以优先从所述第二区域的所述第二实体抹除单元中选择第三实体抹除单元,并使用所述第三实体抹除单元执行所述有效数据合并操作,以及
当所述第一系统参数非大于所述第二系统参数时,所述存储器管理电路还用以优先从所述第一区域的所述第一实体抹除单元中选择第四实体抹除单元,并使用所述第四实体抹除单元执行所述有效数据合并操作。


7.根据权利要求6所述的存储器控制电路单元,其中所述多个第一实体抹除单元中的每一个第一实体抹除单元仅通过使用单页程序化模式被程序化,且所述多个第二实体抹除单元中的每...

【专利技术属性】
技术研发人员:叶志刚
申请(专利权)人:群联电子股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1