【技术实现步骤摘要】
任意整数分频器
本技术涉及集成电路设计领域,尤其涉及一种任意整数分频器及其分频方法。
技术介绍
分频器在数字电路系统中应用广泛,主要用来对输入时钟信号按照某一分频数分频,得到我们想要的某一时钟频率的时钟信号。这里,分频数定义为输入信号频率与输出信号频率之间的比值。现在很多器件或者电路系统只能在一定范围的频率信号下才能正常工作,而高速分频器的输入时钟频率很高,对数字电路的时序要求非常苛刻。基于计数器的整数分频器的输出信号占空比不能保证是50%,但目前很多系统对输出信号的占空比要求是50%。如图1所示,当分频比是偶数2的时候,输出信号占空比是50%;当分频比是奇数3的时候,输出信号占空比不是50%。对于输出信号占空比为50%且延迟可粗调的分频器,设计要求复杂的数字逻辑,给高速电路自动布局布线带来困难,电路工作的最高频率受到限制。因此,设计一款结构简单、占空比50%的任意整数分频器是亟待解决的问题。
技术实现思路
本技术提供了一种任意整数分频器,包括:第一任意整数分频器、第二任意整数分频器、逻辑处理 ...
【技术保护点】
1.一种任意整数分频器,其特征在于,包括:第一任意整数分频器、第二任意整数分频器、逻辑处理模块、多路选择器及D触发器;/n输入信号包括:时钟信号Clk-in、分频比Div#及复位信号Rst;/n所述第一任意整数分频器的输出信号为Ck10、Ck11......Ck1n;所述第二任意整数分频器的输出信号为Ck20、Ck21......Ck2n;/n其中,所述分频比Div#的范围为整数1~N;/n所述D触发器的输入信号为所述分频比Div#及所述时钟信号Clk-in,输出信号为选择信号sel;/n当所述分频比Div#为偶数时,所述逻辑处理模块及所述多路选择器根据所述选择信号sel, ...
【技术特征摘要】
1.一种任意整数分频器,其特征在于,包括:第一任意整数分频器、第二任意整数分频器、逻辑处理模块、多路选择器及D触发器;
输入信号包括:时钟信号Clk-in、分频比Div#及复位信号Rst;
所述第一任意整数分频器的输出信号为Ck10、Ck11......Ck1n;所述第二任意整数分频器的输出信号为Ck20、Ck21......Ck2n;
其中,所述分频比Div#的范围为整数1~N;
所述D触发器的输入信号为所述分频比Div#及所述时钟信号Clk-in,输出信号为选择信号sel;
当所述分频比Div#为偶数时,所述逻辑处理模块及所述多路选择器根据所述选择信号sel,选择所述第一任意整数分频器的输出信号Ck10、Ck11......Ckln为输出信号Clk-out;
当所述分频比Div#为奇数时,根据所述选择信号sel,所述逻辑处理模块对所述信号Ck10、Ck11......Ck1n与所述信号Ck20、Ck21......Ck2n进...
【专利技术属性】
技术研发人员:邬成,汤小虎,陈晓哲,姚泽军,
申请(专利权)人:无锡有容微电子有限公司,
类型:新型
国别省市:江苏;32
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。