显示面板及其驱动方法以及显示装置制造方法及图纸

技术编号:26892920 阅读:37 留言:0更新日期:2020-12-29 16:14
本发明专利技术实施例公开了一种显示面板及其驱动方法以及显示装置,显示面板包括像素电路和发光元件;像素电路包括驱动模块、数据写入模块、发光控制模块以及偏置模块;驱动模块用于为发光元件提供驱动电流,驱动模块包括驱动晶体管;数据写入模块连接于驱动晶体管的源极,用于选择性地为驱动模块提供数据信号;发光控制模块用于选择性允许发光元件进入发光阶段;其中,发光控制模块的控制端连接至控制信号线,用于接收发光控制信号,偏置模块连接于驱动晶体管的漏极与发光控制信号线之间;像素电路的工作过程包括偏置阶段,在偏置阶段,偏置模块根据所述发光控制信号调节所述驱动晶体管的漏极电位。本发明专利技术有利于调整驱动晶体管的阈值电压偏移。

【技术实现步骤摘要】
显示面板及其驱动方法以及显示装置
本专利技术实施例涉及显示技术,尤其涉及一种显示面板及其驱动方法以及显示装置。
技术介绍
显示面板中,像素电路为显示面板的发光元件提供显示所需的驱动电流,并控制发光元件是否进入发光阶段,是多数自发光显示面板中不可或缺的元件。然而,现有显示面板中,随着使用时间的增加,像素电路中驱动晶体管的内部特性发生缓慢变化,导致驱动晶体管的阈值电压发生漂移,从而影响驱动晶体管的综合特性,进而影响显示均一性。
技术实现思路
本专利技术实施例提供一种显示面板及其驱动方法以及显示装置,以改善现有驱动晶体管阈值电压漂移问题。本专利技术实施例提供了一种显示面板,包括:像素电路和发光元件;所述像素电路包括驱动模块、数据写入模块、发光控制模块以及偏置模块;所述驱动模块用于为所述发光元件提供驱动电流,所述驱动模块包括驱动晶体管;所述数据写入模块连接于所述驱动晶体管的源极,用于选择性地为所述驱动模块提供数据信号;所述发光控制模块用于选择性允许所述发光元件进入发光阶段;其中,所述发光控制模块的控制端连接至发光控制信号线,用于接收发光控制信号,所述偏置模块连接于所述驱动晶体管的漏极与所述发光控制信号线之间;所述像素电路的工作过程包括偏置阶段,在所述偏置阶段,所述偏置模块根据所述发光控制信号调节所述驱动晶体管的漏极电位。基于同一专利技术构思,本专利技术实施例还提供了一种显示面板的驱动方法,所述显示面板像素电路和发光元件;所述像素电路包括驱动模块、数据写入模块、发光控制模块以及偏置模块;所述驱动模块用于为所述发光元件提供驱动电流,所述驱动模块包括驱动晶体管;所述数据写入模块连接于所述驱动晶体管的源极,用于选择性地为所述驱动模块提供数据信号;所述发光控制模块用于选择性允许所述发光元件进入发光阶段;所述发光控制模块的控制端连接至发光控制信号线,用于接收发光控制信号,所述偏置模块连接于所述驱动晶体管的漏极与所述发光控制信号线之间;所述像素电路的工作过程包括偏置阶段,在所述偏置阶段,所述偏置模块根据所述发光控制信号调节所述驱动晶体管的漏极电位;其中,所述显示面板的至少一帧画面的驱动方法包括:所述发光控制模块中的晶体管与所述驱动晶体管同为PMOS晶体管;在所述偏置阶段,所述发光控制信号线接收高电平信号,在所述偏置模块的作用下,所述高电平信号抬高所述驱动晶体管漏极的电压,使所述驱动晶体管进入偏置状态;或者,所述发光控制模块中的晶体管与所述驱动晶体管同为NMOS晶体管;在所述偏置阶段,所述发光控制信号线接收低电平信号,在所述偏置模块的作用下,所述低电平信号拉低所述驱动晶体管漏极的电压,使所述驱动晶体管进入偏置状态。基于同一专利技术构思,本专利技术实施例还提供了一种显示装置,包括如上所述的显示面板。本专利技术实施例中,像素电路包括偏置模块,偏置模块连接于发光控制信号线与驱动晶体管的漏极之间,以调节驱动晶体管的漏极电位,以改善驱动晶体管的栅极电位与驱动晶体管的漏极电位之间的电势差。已知像素电路包括至少一个非偏置阶段,当驱动晶体管中产生驱动电流时,可能会存在驱动晶体管的栅极电位大于驱动晶体管的漏极电位的情形,导致驱动晶体管的I-V曲线发生偏移,导致驱动晶体管的阈值电压发生漂移。在偏置阶段,通过调整驱动晶体管的栅极电位和漏极电位,可以平衡非偏置阶段驱动晶体管的I-V曲线的偏移现象,减弱驱动晶体管阈值电压漂移的现象,保证显示面板的显示均一性。附图说明为了更清楚地说明本专利技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图做一简单地介绍,显而易见地,下面描述中的附图虽然是本专利技术的一些具体的实施例,对于本领域的技术人员来说,可以根据本专利技术的各种实施例所揭示和提示的器件结构,驱动方法和制造方法的基本概念,拓展和延伸到其它的结构和附图,毋庸置疑这些都应该是在本专利技术的权利要求范围之内。图1是本专利技术实施例提供的第一种显示面板的像素电路示意图;图2是本专利技术实施例提供的第二种显示面板的像素电路示意图;图3是本专利技术实施例提供的第三种显示面板的像素电路示意图;图4是像素电路的第一种工作时序的示意图;图5是像素电路的第二种工作时序的示意图;图6是像素电路的第三种工作时序的示意图;图7是像素电路的第四种工作时序的示意图;图8是本专利技术实施例提供的第四种显示面板的像素电路示意图;图9是像素电路的第五种工作时序的示意图;图10是像素电路的第六种工作时序的示意图;图11是本专利技术实施例提供的第五种显示面板的像素电路示意图;图12是本专利技术实施例提供的第六种显示面板的像素电路示意图;图13是本专利技术实施例提供的第七种显示面板的像素电路示意图;图14是本专利技术实施例提供的一种像素电路的局部截面示意图;图15是本专利技术实施例提供的一种像素电路的俯视结构示意图;图16是本专利技术实施例提供的一种显示装置的示意图。具体实施方式为使本专利技术的目的、技术方案和优点更加清楚,以下将参照本专利技术实施例中的附图,通过实施方式清楚、完整地描述本专利技术的技术方案,显然,所描述的实施例是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例所揭示和提示的基本概念,本领域的技术人员所获得的所有其他实施例,都属于本专利技术保护的范围。参考图1,图1是本专利技术实施例提供的第一种显示面板的像素电路示意图。本实施例提供的显示面板包括:像素电路10和发光元件20;像素电路10包括驱动模块11、发光控制模块12以及偏置模块13和数据写入模块14;驱动模块11用于为发光元件20提供驱动电流,驱动模块11包括驱动晶体管T0;发光控制模块12用于选择性地允许发光元件20进入发光阶段;数据写入模块14连接于驱动晶体管T0的源极,用于选择性地为驱动模块11提供数据信号Vdata;其中,发光控制模块12的控制端连接至发光控制信号线,用于接收发光控制信号EM,其中,偏置模块13连接于驱动晶体管T0的漏极与发光控制信号线之间,像素电路10的工作过程包括偏置阶段,在偏置阶段,偏置模块13用于根据发光控制信号EM调节驱动晶体管T0的漏极电位。本实施例中,像素电路10包括驱动模块11,驱动模块11的输出端即漏极与发光元件20电连接,驱动模块11包括驱动晶体管T0,驱动晶体管T0导通后驱动模块11为发光元件20提供驱动电流,驱动晶体管T0的通断控制提供给发光元件20的驱动电流大小。其中,驱动晶体管T0的源极与驱动模块11的输入端电连接,驱动晶体管T0的漏极与驱动模块11的输出端电连接。在其他实施例中,还可选驱动晶体管的漏极与驱动模块的输入端电连接,驱动晶体管的源极与驱动模块的输出端电连接,可以理解,晶体管的源漏极并非恒定不变,而是会随着晶体管驱动状态变化而改变。像素电路10包括数据写入模块14,数据写入模块14的本文档来自技高网...

【技术保护点】
1.一种显示面板,其特征在于,包括:/n像素电路和发光元件;/n所述像素电路包括驱动模块、数据写入模块、发光控制模块以及偏置模块;/n所述驱动模块用于为所述发光元件提供驱动电流,所述驱动模块包括驱动晶体管;/n所述数据写入模块连接于所述驱动晶体管的源极,用于选择性地为所述驱动模块提供数据信号;/n所述发光控制模块用于选择性允许所述发光元件进入发光阶段;其中,/n所述发光控制模块的控制端连接至发光控制信号线,用于接收发光控制信号,所述偏置模块连接于所述驱动晶体管的漏极与所述发光控制信号线之间;/n所述像素电路的工作过程包括偏置阶段,在所述偏置阶段,所述偏置模块根据所述发光控制信号调节所述驱动晶体管的漏极电位。/n

【技术特征摘要】
1.一种显示面板,其特征在于,包括:
像素电路和发光元件;
所述像素电路包括驱动模块、数据写入模块、发光控制模块以及偏置模块;
所述驱动模块用于为所述发光元件提供驱动电流,所述驱动模块包括驱动晶体管;
所述数据写入模块连接于所述驱动晶体管的源极,用于选择性地为所述驱动模块提供数据信号;
所述发光控制模块用于选择性允许所述发光元件进入发光阶段;其中,
所述发光控制模块的控制端连接至发光控制信号线,用于接收发光控制信号,所述偏置模块连接于所述驱动晶体管的漏极与所述发光控制信号线之间;
所述像素电路的工作过程包括偏置阶段,在所述偏置阶段,所述偏置模块根据所述发光控制信号调节所述驱动晶体管的漏极电位。


2.根据权利要求1所述的显示面板,其特征在于,
所述像素电路的工作过程还包括至少一非偏置阶段;
在所述偏置阶段,所述驱动晶体管的栅极电压为Vg1,源极电压为Vs1,漏极电压为Vd1;
在所述非偏置阶段,所述驱动晶体管的栅极电压为Vg2,源极电压为Vs2,漏极电压为Vd2;其中,
|Vg1-Vd1|<|Vg2-Vd2|。


3.根据权利要求1所述的显示面板,其特征在于,
所述像素电路的工作过程还包括至少一非偏置阶段;
在所述偏置阶段,所述驱动晶体管的栅极电压为Vg1,源极电压为Vs1,漏极电压为Vd1;
在所述非偏置阶段,所述驱动晶体管的栅极电压为Vg2,源极电压为Vs2,漏极电压为Vd2;其中,
(Vg1-Vd1)×(Vg2-Vd2)<0。


4.根据权利要求3所述的显示面板,其特征在于,
Vd1-Vg1>Vg2-Vd2>0。


5.根据权利要求3所述的显示面板,其特征在于,
所述偏置阶段的时间长度为t1,所述非偏置阶段的时间长度为t2,其中,
(∣Vg1-Vd1∣﹣∣Vg2-Vd2∣)×(t1-t2)<0。


6.根据权利要求2或者3所述的显示面板,其特征在于,
所述非偏置阶段为所述显示面板的发光阶段。


7.根据权利要求1所述的显示面板,其特征在于,
所述发光控制模块中的晶体管与所述驱动晶体管同为PMOS晶体管;
在所述偏置阶段,所述发光控制信号线接收高电平信号,在所述偏置模块的作用下,所述高电平信号抬高所述驱动晶体管漏极的电压;或者,
所述发光控制模块中的晶体管与所述驱动晶体管同为NMOS晶体管;
在所述偏置阶段,所述发光控制信号线接收低电平信号,在所述偏置模块的作用下,所述低电平信号拉低所述驱动晶体管漏极的电压。


8.根据权利要求1所述的显示面板,其特征在于,
所述像素电路还包括补偿模块;
所述补偿模块连接于所述驱动晶体管的栅极与所述驱动晶体管的漏极之间,用于补偿所述驱动晶体管的阈值电压;其中,
在所述偏置阶段,所述补偿模块保持关断。


9.根据权利要求8所述的显示面板,其特征在于,
所述显示面板的一帧画面时间内,所述像素电路的工作过程包括前置阶段和发光阶段;其中,
在至少一帧画面时间内,所述像素电路的前置阶段包括所述偏置阶段。


10.根据权利要求9所述的显示面板,其特征在于,
所述前置阶段包括所述偏置阶段和中间阶段;
在所述偏置阶段,所述补偿模块关断;
在所述中间阶段,所述补偿模块开启;
所述偏置阶段在所述中间阶段之前进行,或者,
所述偏置阶段在所述中间阶段之后进行。


11.根据权利要求10所述的显示面板,其特征在于,
所述显示面板的一个数据写入周期共包括S帧刷新画面,包括数据写入帧和保持帧,S>0;其中,
所述数据写入帧包括数据写入阶段;
所述保持帧不包括数据写入阶段。


12.根据权利要求11所述的显示面板,其特征在于,
所述像素电路还包括复位模块;
所述复位模块连接于复位信号端与所述驱动晶体管的漏极之间,用于为所述驱动晶体管的栅极提供复位信号。


13.根据权利要求12所述的显示面板,其特征在于,
所述数据写入帧包括所述偏置阶段;其中,
所述中间阶段依序包括复位阶段和数据写入阶段;
在所述复位阶段,所述复位模块以及补偿模块开启,所述驱动晶体管的栅极接收所述复位信号进行复位;
在所述数据写入阶段,所述数据写入模块、所述驱动模块以及所述补偿模块均开启,所述数据信号写入所述驱动晶体管的栅极。


14.根据权利要求12所述的显示面板,其特征在于,
所述保持帧包括所述偏置阶段;其中,
所述中间阶段包括复位阶段;
在所述复位阶段,所述复位模块以及补偿模块开启,所述驱动晶体管的栅极接收所述复位信号进行复位。


15.根据权利要求11所述的显示面板,其特征在于,
所述像素电路还包括复位模块;
所述复位模块连接于复位信号端与所述驱动晶体管的栅极之间,用于为所述驱动晶体管的栅极提供复位信号。


16.根据权利要求15所述的显示面板,其特征在于,
所述数据写入帧包括所述偏置阶段;其中,
所述中间阶段包括数据写入阶段;
在所述数据写入阶段,所述数据写入模块、所述驱动模块以及所述补偿模块均开启,所述数据信号写入所述驱动晶体管的栅极。


17.根据权利要求16所述的显示面板,其特征在于,
所述前置阶段还包括复位阶段;
所述偏置阶段与所述复位阶段的至少部分时间段重叠。


18.根据权利要求10所述的显示面板,其特征在于,
所述中间阶段的时间长度短于所述偏置阶段的时间长度。


19.根据权利要求10所述的显示面板,其特征在于,
所述偏置阶段包括第一偏置阶段和第二偏置阶段;
所述前置阶段依序包括所述第一偏置阶段、中间阶段和所述第二偏置阶段。


20.根据权利要求19所述的显...

【专利技术属性】
技术研发人员:袁永李杰良
申请(专利权)人:厦门天马微电子有限公司
类型:发明
国别省市:福建;35

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1