【技术实现步骤摘要】
脉冲存算一体芯片以及电子设备
本专利技术涉及半导体集成电路领域,尤其涉及一种脉冲存算一体芯片以及电子设备。
技术介绍
近年来,为了解决传统冯诺依曼计算体系结构瓶颈,存算一体芯片架构得到人们的广泛关注,其基本思想是直接利用存储器进行计算,从而减少存储器与处理器之间的数据传输量以及传输距离,降低功耗的同时提高性能。存算一体芯片架构目前被认为是解决大数据实时智能处理的高能效硬件平台之一,而存储单元阵列是存算一体芯片的核心电路。现有利用浮栅晶体管器件做矩阵乘加运算的存算一体芯片通常是基于电平来操作的,即输入信号通过电压或电流幅度来表示,这种方式的存算一体芯片一方面存在静态电流,造成功耗比较大;另一方面需要在进行矩阵乘加运算的浮栅晶体管单元阵列(存算一体单元阵列)的前端设置ADC,后端设置DAC,参见图1。但是ADC、DAC的面积相比浮栅晶体管阵列的面积可能大很多,而且其功耗高、成本高,导致基于电平操作的存算一体芯片电路面积大,功耗高、成本高,不能适应集成化、低成本化的需求。
技术实现思路
针对现有技术中的 ...
【技术保护点】
1.一种脉冲存算一体芯片,其特征在于,包括:/n脉冲生成器,用于将数字输入信号转换为脉冲输入信号;/n存算一体单元阵列,连接所述脉冲生成器,用于对所述脉冲输入信号进行运算得到脉冲输出信号;/n脉冲检测器,连接所述存储单元阵列,用于将所述脉冲输出信号转换为数字输出信号;/n其中,存算一体单元阵列由多个浮栅晶体管阵列排布组成。/n
【技术特征摘要】
1.一种脉冲存算一体芯片,其特征在于,包括:
脉冲生成器,用于将数字输入信号转换为脉冲输入信号;
存算一体单元阵列,连接所述脉冲生成器,用于对所述脉冲输入信号进行运算得到脉冲输出信号;
脉冲检测器,连接所述存储单元阵列,用于将所述脉冲输出信号转换为数字输出信号;
其中,存算一体单元阵列由多个浮栅晶体管阵列排布组成。
2.根据权利要求1所述的脉冲存算一体芯片,其特征在于,所述脉冲生成器为预脉冲截取电路或脉冲计数器或延迟锁相环或数字-时间转换器。
3.根据权利要求1所述的脉冲存算一体芯片,其特征在于,所述脉冲检测器包括:列电容、晶体管、比较器、脉冲计数器以及脉冲数字转换器;
所述列电容一端连接所述存算一体单元阵列的一列单元的输出端、所述比较器的正相输入端以及所述晶体管源漏极之一,另一端接地...
【专利技术属性】
技术研发人员:王绍迪,
申请(专利权)人:北京知存科技有限公司,
类型:发明
国别省市:北京;11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。