一种I2C上拉电阻自调适电路及自调适方法技术

技术编号:26762263 阅读:54 留言:0更新日期:2020-12-18 23:09
本发明专利技术公开了一种I2C上拉电阻自调适电路及自调适方法,涉及服务器系统设计领域。所述自调适电路包括时间信息获取模块和上拉电阻调整模块:时间信息获取模块用于获取I2C信号的上升时间得到对应的时间信息,并将时间信息发送至上拉电阻调整模块;上拉电阻调整模块接收时间信息获取模块发送的时间信息,并与预设时间进行比对,根据比对结果动态调整对应I2C链路的上拉电阻。本实施例采用上述电路,在不更新硬件的情况下,只需更新固件即可改变I2C速度,解决了不同I2C速度搭配不同版本硬件的问题,节省了开发成本,保证了I2C信号传输的质量。

【技术实现步骤摘要】
一种I2C上拉电阻自调适电路及自调适方法
本专利技术实施例涉及服务器系统设计领域,具体来说涉及一种I2C上拉电阻自调适电路及自调适方法。
技术介绍
随着服务器技术的发展,服务器的架构日趋庞大且不断追求高密度的效能。基于此,服务器内部扩展出了许多系统子板,这些系统子板的设置在增进服务器效能的同时也使得服务器内部的系统管理变得更加复杂。服务器主板上的管理晶片必须通过连接器与缆线且利用各种方法来读取系统子板上的资讯与状态,这样的连接方式给高密度服务器的设计造成了很大的负担。服务器与各系统子板的连接比较复杂,不论是在路径还是在信号上都存在很多不足。目前,服务器与各系统子板的连接架构一般是基板管理控制器作为主控端,基板管理控制器的I2C汇流排连接到各感测器,例如温度感测器、功耗感测器,以及其他芯片,例如电源芯片、CPLD等,通过读取各种系统资讯、控制系统风扇及更新固件等管理动作,确保整个系统正常且稳定的运作。由于系统大多的管理动作需要通过I2C汇流排进行,因此I2C汇流排的稳定度是系统运作中非常关键的因素。现有技术中,I2C汇流排存在的缺点在于:本文档来自技高网...

【技术保护点】
1.一种I2C上拉电阻自调适电路,其特征在于,包括时间信息获取模块和上拉电阻调整模块:/n时间信息获取模块,用于获取I2C信号的上升时间得到对应的时间信息,并将时间信息发送至上拉电阻调整模块;/n上拉电阻调整模块,接收时间信息获取模块发送的时间信息,并与预设时间进行比对,根据比对结果动态调整对应I2C链路的上拉电阻。/n

【技术特征摘要】
1.一种I2C上拉电阻自调适电路,其特征在于,包括时间信息获取模块和上拉电阻调整模块:
时间信息获取模块,用于获取I2C信号的上升时间得到对应的时间信息,并将时间信息发送至上拉电阻调整模块;
上拉电阻调整模块,接收时间信息获取模块发送的时间信息,并与预设时间进行比对,根据比对结果动态调整对应I2C链路的上拉电阻。


2.根据权利要求1所述的一种I2C上拉电阻自调适电路,其特征在于,所述时间信息获取模块包括第一比较器和第二比较器,第一比较器的正相输入端连接I2C的串行时钟线,反相输入端接第一比较电压,第二比较器的正相输入端连接I2C的串行时钟线,反相输入端接第二比较电压,所述第一比较器和第二比较器获取I2C信号的上升时间,并将时间信息发送至上拉电阻调整模块。


3.根据权利要求2所述的一种I2C上拉电阻自调适电路,其特征在于,所述上拉电阻调整模块包括MCU,MCU的输入端与第一比较器和第二比较器的输出端连接,输出端接入多路上拉电阻电路,MCU还与I2C链路的主控端连接通过主控端设置预设时间,所述MCU接收时间信息并与预设时间进行比对,根据比对结果控制对应上拉电阻电路的打开或闭合。


4.根据权利要求1所述的一种I2C上拉电阻自调适电路,其特征在于,所述时间信息获取模块包括第一比较器、第二比较器及时间数字转换器,第一比较器的正相输入端连接I2C的串行时钟线,反相输入端接第一比较电压,第二比较器的正相输入端连接I2C的串行时钟线,反相输入端接第二比较电压,第一比较器和第二比较器的输出端分别连接时间数字转换器的两个输入端,所述第一比较器和第二比较器获取I2C信号的上升时间并发送至数字转换器,数字转换器将上升时间转换为时间数字信息后发送至上拉电阻调整模块。


5.根据权利要求4所述的一种I2C上拉电阻自调适电路,其特征在于,所述上拉电阻调整模块包括数字比较器和非...

【专利技术属性】
技术研发人员:郭乃慎
申请(专利权)人:苏州浪潮智能科技有限公司
类型:发明
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1