一种多波束天气雷达信号处理装置制造方法及图纸

技术编号:26722031 阅读:41 留言:0更新日期:2020-12-15 14:18
本实用新型专利技术公开了一种多波束天气雷达信号处理装置,包括模拟信号输出差分转换电路、第一模数转换单元、第二模数转换单元、第一FPGA、第一存储器、时钟分配电路、第二FPGA、第二存储器、可编程逻辑控制器、第三存储器、锁相环、数模转换器、功率监视电路与数据传输接口。本实用新型专利技术将多个通道的采集处理集成,可满足更加复杂的系统需求;配置通用接口,具备较强的通用性;具有高集成度的特点,采用2片FPGA,具备充足的处理资源,可完成多通道数据处理和传输;可根据不同系统需求选择多种通道数,具备较强的适应性。

【技术实现步骤摘要】
一种多波束天气雷达信号处理装置
本技术涉及雷达数据处理,尤其涉及一种多波束天气雷达信号处理装置。
技术介绍
随着现代天气雷达业务的发展,雷达信号处理行业也迎来了新的挑战。天气雷达对于不同空域的同时监视,不同极化方式的同时处理,以及天气雷达与其他系统一体化协同工作,都要求信号处理器具备多通道同时接收、处理的能力。现有雷达信号处理装置通道数少,数据量小,功能单一,无法满足多功能、多任务信号处理场景的应用需求。
技术实现思路
本技术的目的就在于为了解决上述问题而提供一种多波束天气雷达信号处理装置,包括模拟信号输出差分转换电路、第一模数转换单元、第二模数转换单元、第一FPGA、第一存储器、时钟分配电路、第二FPGA、第二存储器、可编程逻辑控制器、第三存储器、锁相环、数模转换器、功率监视电路与数据传输接口;所述模拟信号输出差分转换电路输出端通过第一模数转换单元与第一FPGA输入端相连;所述第一存储器与第一FPGA相连;所述第二存储器与第二FPGA相连;所述第一FPGA、第二FPGA、第三存储器分别与可编程逻辑控制器相连;所述第一FPGA与第二FPGA相连;所述时钟分配电路分别与第一FPGA、第二FPGA相连;所述锁相环与所述第一模数转换单元、第二模数转换单元相连;所述功率监视电路通过第二模数转换单元与第二FPGA相连;所述第二模数转换单元与数模转换器输入端、锁相环、数据传输接口相连。本技术的有益效果在于:本技术将多个通道的采集处理集成,可满足更加复杂的系统需求;配置通用接口,具备较强的通用性;具有高集成度的特点,采用2片FPGA,具备充足的处理资源,可完成多通道数据处理和传输;可根据不同系统需求选择多种通道数,具备较强的适应性。附图说明图1是本技术的原理图;图2是模拟信号输出差分转换电路的电路图;图3是功率监视电路的电路图。图中:T-变压器;U-功率监控芯片;C1-第一电容;C2-第二电容;C3-第三电容;C4-第四电容;C5-第五电容;C6-第六电容;R1-第一电阻;R2-第二电阻;R3-第三电阻;R4-第四电阻;R5-第五电阻;R6-第六电阻。具体实施方式下面结合附图对本技术作进一步说明:如附图1所示,本技术一种多波束天气雷达信号处理装置,包括模拟信号输出差分转换电路、第一模数转换单元、第二模数转换单元、第一FPGA、第一存储器、时钟分配电路、第二FPGA、第二存储器、可编程逻辑控制器、第三存储器、锁相环、数模转换器、功率监视电路与数据传输接口;所述模拟信号输出差分转换电路输出端通过第一模数转换单元与第一FPGA输入端相连;所述第一存储器与第一FPGA相连;所述第二存储器与第二FPGA相连;所述第一FPGA、第二FPGA、第三存储器分别与可编程逻辑控制器相连;所述第一FPGA与第二FPGA相连;所述时钟分配电路分别与第一FPGA、第二FPGA相连;所述锁相环与所述第一模数转换单元、第二模数转换单元相连;所述功率监视电路通过第二模数转换单元与第二FPGA相连;所述第二模数转换单元与数模转换器输入端、锁相环、数据传输接口相连。具体的,所述第一模数转换单元、第二模数转换单元均采用ADS45LB69芯片。具体的,所述第一FPGA与第二第一FPGA均为XC7K325T模块。具体的,所述数据传输接口包括SFP接口与RS422接口。具体的,所述数模转换器采用AD9787芯片。具体的,所述功率监视电路包括模数转换芯片LTC2290。本技术采用两片FPGA,能够完成多通道的信号处理,并具有良好的冗余性。数据传输采用SFP光纤接口,能够完成10Gbps数据传输。第一模数转换单元包括多个模数转换器,能够完成多通道中频数据采集。模数转换器采用高速芯片ADS42LB69,该芯片采样率最高250Msps,双通道16位,最高2.5V输入。数据接口采用lvds接口,数据传输具有较好的准确率和稳定性。输入中频信号经过模拟信号输出差分转换电路后,进入高速采集芯片ADS42LB69,采集芯片将产生的数字信号输入到第一FPGA中进行处理。采用时钟分配电路,将两个FPGA的采样时钟设计在同一分频区域内,从而形成稳定的同相时钟,保证系统同步。模拟输出采用AD9787,该器件为14位,数据率高达800Msps。第一存储器与第二存储器采用S25FL512S存储器。具体的,时钟分配电路包括时钟发生器;时钟发生器采用AD9516-3。具体的,所述模拟信号输出差分转换电路包括变压器、第一电容、第二电容、变压器、第三电容、第四电容、第五电容、第六电容、第一电阻、第二电阻、第三电阻、第四电阻、第五电阻与第六电阻;所述模拟信号输出差分转换电路输入端通过第一电容以变压器输入端相连;所述变压器第一输出端通过第三电容接第一电阻第一端、第三电阻第一端;所述变压器第二输出端通过第四电容接第二电阻第二端、第四电阻第一端;所述第一电阻第二端、第二电阻第一端通过第五电容接地;所述第三电阻第二端接第五电阻第一端、模拟信号输出差分转换电路第一输出端;所述第四电阻第二端接第六电阻第二端、模拟信号输出差分转换电路第二输出端;所述第五电阻第二端通过第六电容接第六电阻第一端。多路模拟信号输出差分转换电路输出端分别接如第一模数转换单元的模数转换器输入端。如附图3所示,功率监视电路包括功率监控芯片,采用LTC2290芯片,该芯片为双路12位慢速ADC,采样率10Msps,单电压3V供电,功耗120mW。功率监视电路输出端通过第二模数转换单元与第二FPGA输入端相连。本技术将多个通道的采集处理集成,可满足更加复杂的系统需求;配置通用接口,具备较强的通用性;具有高集成度的特点,采用2片FPGA,具备充足的处理资源,可完成多通道数据处理和传输;可根据不同系统需求选择多种通道数,具备较强的适应性。本技术的技术方案不限于上述具体实施例的限制,凡是根据本技术的技术方案做出的技术变形,均落入本技术的保护范围之内。本文档来自技高网...

【技术保护点】
1.一种多波束天气雷达信号处理装置,其特征在于,包括模拟信号输出差分转换电路、第一模数转换单元、第二模数转换单元、第一FPGA、第一存储器、时钟分配电路、第二FPGA、第二存储器、可编程逻辑控制器、第三存储器、锁相环、数模转换器、功率监视电路与数据传输接口;所述模拟信号输出差分转换电路输出端通过第一模数转换单元与第一FPGA输入端相连;所述第一存储器与第一FPGA相连;所述第二存储器与第二FPGA相连;所述第一FPGA、第二FPGA、第三存储器分别与可编程逻辑控制器相连;所述第一FPGA与第二FPGA相连;所述时钟分配电路分别与第一FPGA、第二FPGA相连;所述锁相环与所述第一模数转换单元、第二模数转换单元相连;所述功率监视电路通过第二模数转换单元与第二FPGA相连;所述第二模数转换单元与数模转换器输入端、锁相环、数据传输接口相连。/n

【技术特征摘要】
1.一种多波束天气雷达信号处理装置,其特征在于,包括模拟信号输出差分转换电路、第一模数转换单元、第二模数转换单元、第一FPGA、第一存储器、时钟分配电路、第二FPGA、第二存储器、可编程逻辑控制器、第三存储器、锁相环、数模转换器、功率监视电路与数据传输接口;所述模拟信号输出差分转换电路输出端通过第一模数转换单元与第一FPGA输入端相连;所述第一存储器与第一FPGA相连;所述第二存储器与第二FPGA相连;所述第一FPGA、第二FPGA、第三存储器分别与可编程逻辑控制器相连;所述第一FPGA与第二FPGA相连;所述时钟分配电路分别与第一FPGA、第二FPGA相连;所述锁相环与所述第一模数转换单元、第二模数转换单元相连;所述功率监视电路通过第二模数转换单元与第二FPGA相连;所述第二模数转换单元与数模转换器输入端、锁相环、数据传输接口相连。


2.根据权利要求1所述一种多波束天气雷达信号处理装置,其特征在于,所述模拟信号输出差分转换电路包括变压器、第一电容、第二电容、变压器、第三电容、第四电容、第五电容、第六电容、第一电阻、第二电阻、第三电阻、第四电阻、第五电阻与第六电阻;所述模拟信号输出差分转换电路输入端通过第一电容以变压器输入端相连;所述变压...

【专利技术属性】
技术研发人员:姜子旺
申请(专利权)人:成都远望科技有限责任公司
类型:新型
国别省市:四川;51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1