本实用新型专利技术公开了一种用于识别板卡硬件版本的配置电路,其包括配置单元及识别检测单元。其中,配置单元与识别检测单元连接,用于对识别检测单元配置高低电平;识别检测单元用于接收配置单元配置的高低电平并根据高低电平识别检测板卡的硬件版本。本实用新型专利技术所公开的用于识别板卡硬件版本的配置电路,通过利用配置单元对识别检测单元配置高低电平,再通过识别检测单元接收高低电平从而识别出板卡的硬件版本,整个配置电路不仅准确度较高且易于实现。
【技术实现步骤摘要】
用于识别板卡硬件版本的配置电路
本技术涉及板卡识别
,尤其涉及一种用于识别板卡硬件版本的配置电路。
技术介绍
在板卡设计过程中,会因功能升级、电路优化,通常会在原板卡的基础上升级版本,因此同一系列的板卡会存在不同的版本;同时针对不同板卡的硬件版本,也存在相应的软件版本,若板卡的硬件版本与软件版本不匹配,可能会导致系统无法运行、功能不全等问题。而现有技术中检测板卡的硬件版本或多或少存在一些问题,例如检验出的当前硬件版本的准确度不高、软件版本上没有唯一的识别条件去识别当前的硬件版本。因此,为了解决上述问题,本技术提供了一种准确度高且易于实现的用于识别板卡硬件版本的配置电路。
技术实现思路
本技术提供了一种用于识别板卡硬件版本的配置电路,旨在解决现有识别板卡的硬件版本准确度不高的问题。为了解决上述技术问题,本技术提供了一种用于识别板卡硬件版本的配置电路,包括:包括配置单元及识别检测单元,其中,所述配置单元与所述识别检测单元连接,用于对所述识别检测单元配置高低电平;所述识别检测单元用于接收所述配置单元配置的高低电平并根据所述高低电平识别检测所述板卡的硬件版本。进一步地,所述配置单元包括至少一个配置模块,所述至少一个配置模块与所述识别检测单元相连接。进一步地,所述识别检测单元为主控芯片,所述主控芯片上设有至少一个GPIO引脚,所述至少一个GPIO引脚与所述至少一个配置模块相连接。进一步地,所述至少一个配置模块包括第一配置模块、第二配置模块以及第三配置模块;所述至少一个GPIO引脚包括第一GPIO引脚、第二GPIO引脚以及第三GPIO引脚;其中,所述第一配置模块与所述第一GPIO引脚相连接;所述第二配置模块与所述第二GPIO引脚相连接;所述第三配置模块与所述第三GPIO引脚相连接。进一步地,所述第一配置模块包括第一电阻和第二电阻,所述第一电阻和所述第二电阻均可与所述板卡的所述主控芯片的所述第一GPIO引脚相连接。进一步地,所述第一电阻的一端与所述板卡的所述主控芯片的所述第一GPIO引脚相连接,另一端连接供电电压;所述第二电阻的一端与所述板卡的所述主控芯片的所述第一GPIO引脚相连接,另一端接地。进一步地,所述第二配置模块包括第三电阻和第四电阻,所述第三电阻和所述第四电阻均可与所述板卡的所述主控芯片的所述第二GPIO引脚相连接。进一步地,所述第三电阻的一端与所述板卡的所述主控芯片的所述第二GPIO引脚相连接,另一端连接所述供电电压;所述第四电阻的一端与所述板卡的所述主控芯片的所述第二GPIO引脚相连接,另一端接地。进一步地,所述第三配置模块包括第五电阻和第六电阻,所述第五电阻和所述第六电阻均可与所述板卡的所述主控芯片的所述第三GPIO引脚相连接。进一步地,所述第五电阻的一端与所述板卡的所述主控芯片的所述第三GPIO引脚相连接,另一端连接所述供电电压;所述第六电阻的一端与所述板卡的所述主控芯片的第三GPIO引脚相连接,另一端接地。本技术所公开的用于识别板卡硬件版本的配置电路,通过利用配置单元对识别检测单元配置高低电平,再通过识别检测单元接收高低电平从而识别出板卡的硬件版本,整个配置电路不仅准确度较高且易于实现。本技术所公开的用于识别板卡硬件版本的配置电路解决了现有识别板卡的硬件版本准确度不高的问题。附图说明为了更清楚地说明本技术实施例技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1是本技术一实施例提供的用于识别板卡硬件版本的配置电路的原理结构示意图;图2是本技术一实施例提供的用于识别板卡硬件版本的配置电路的电路原理图。具体实施方式下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。应当理解,当在本说明书和所附权利要求书中使用时,术语“包括”和“包含”指示所描述特征、整体、步骤、操作、元素和/或组件的存在,但并不排除一个或多个其它特征、整体、步骤、操作、元素、组件和/或其集合的存在或添加。还应当理解,在此本技术说明书中所使用的术语仅仅是出于描述特定实施例的目的而并不意在限制本技术。如在本技术说明书和所附权利要求书中所使用的那样,除非上下文清楚地指明其它情况,否则单数形式的“一”、“一个”及“该”意在包括复数形式。还应当进一步理解,在本技术说明书和所附权利要求书中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合。图1是本技术一实施例提供的用于识别板卡硬件版本的配置电路的原理结构示意图;图2是本技术一实施例提供的用于识别板卡硬件版本的配置电路的电路原理图。如图1及图2所示,本实施例的用于识别板卡硬件版本的配置电路10包括配置单元11及识别检测单元12。其中,所述配置单元11与所述识别检测单元12连接,用于对所述识别检测单元12配置高低电平;所述识别检测单元12用于接收所述配置单元11配置的高低电平并根据所述高低电平识别检测所述板卡的硬件版本。本实施例中通过利用所述配置单元11将所述识别板卡硬件版本的电路配置成高低电平,再通过所述识别检测单元12接收高低电平从而识别出所述板卡的硬件版本,整个配置电路不仅准确度较高且易于实现。在一实施例,例如本实施例,所述配置单元11包括至少一个配置模块111,所述至少一个配置模块111与所述识别检测单元12相连接第一配置模块1111第二配置模块1112第三配置模块1113第一配置模块1111第二配置模块1112第三配置模块1113。具体地,所述识别检测单元12为主控芯片,所述主控芯片上设有至少一个GPIO引脚121,所述至少一个GPIO引脚121与所述至少一个配置模块111相连接第一配置模块1111第二配置模块1112第三配置模块1113。更为具体地,所述至少一个配置模块111包括第一配置模块1111、第二配置模块1112以及第三配置模块1113;所述至少一个GPIO引脚121包括第一GPIO引脚GPIO0、第二GPIO引脚GPIO1以及第三GPIO引脚GPIO2;其中,所述第一配置模块1111与所述第一GPIO引脚GPIO0相连接;所述第二配置模块1112与所述第二GPIO引脚GPIO1相连接;所述第三配置模块1113与所述第三GPIO引脚GPIO2相连接第一配置模块1111第二配置模块1112第三配置模块1113。在本实施例中,所述主控芯片为SOC(SystemonChip,片上系统),通过所述第一配置模块1111、所述第二配本文档来自技高网...
【技术保护点】
1.一种用于识别板卡硬件版本的配置电路,其特征在于,包括配置单元及识别检测单元,其中,/n所述配置单元与所述识别检测单元连接,用于对所述识别检测单元配置高低电平;/n所述识别检测单元用于接收所述配置单元配置的高低电平并根据所述高低电平识别检测所述板卡的硬件版本。/n
【技术特征摘要】
1.一种用于识别板卡硬件版本的配置电路,其特征在于,包括配置单元及识别检测单元,其中,
所述配置单元与所述识别检测单元连接,用于对所述识别检测单元配置高低电平;
所述识别检测单元用于接收所述配置单元配置的高低电平并根据所述高低电平识别检测所述板卡的硬件版本。
2.根据权利要求1所述的用于识别板卡硬件版本的配置电路,其特征在于,所述配置单元包括至少一个配置模块,所述至少一个配置模块与所述识别检测单元相连接。
3.根据权利要求2所述的用于识别板卡硬件版本的配置电路,其特征在于,所述识别检测单元为主控芯片,所述主控芯片上设有至少一个GPIO引脚,所述至少一个GPIO引脚与所述至少一个配置模块相连接。
4.根据权利要求3所述的用于识别板卡硬件版本的配置电路,其特征在于,所述至少一个配置模块包括第一配置模块、第二配置模块以及第三配置模块;所述至少一个GPIO引脚包括第一GPIO引脚、第二GPIO引脚以及第三GPIO引脚;其中,所述第一配置模块与所述第一GPIO引脚相连接;所述第二配置模块与所述第二GPIO引脚相连接;所述第三配置模块与所述第三GPIO引脚相连接。
5.根据权利要求4所述的用于识别板卡硬件版本的配置电路,其特征在于,所述第一配置模块包括第一电阻和第二电阻,所述第一电阻和所述第二电阻均可与所述板卡的所述主控芯片的所述第一GPIO引...
【专利技术属性】
技术研发人员:黄相晓,姚世烨,李振乐,
申请(专利权)人:深圳市康冠商用科技有限公司,
类型:新型
国别省市:广东;44
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。