基于FPGA的用于广播级的异步四分割监视器制造技术

技术编号:26607136 阅读:36 留言:0更新日期:2020-12-04 21:31
本发明专利技术提供基于FPGA的用于广播级的异步四分割监视器,包括:四路SDI/HDMI2.0编解码模块,用于对FPGA信号解码并将解码出来的数据重新排列;输入通道数据交叉选择模块,用于单通道输入全屏显示时的输入通道选择;四路视频缩放/去隔行模块,用于对独立通道的视频进行缩放以及自适应去隔行;四路图像增强/颜色管理模块,用于调节独立通道的图像亮度、对比度、锐度、色温的调节及实现基于六面体插值算法的3D‑LUT;视频叠加/拼接同步模块;存储器模块;屏接口编码输出显示模块;总线控制模块,用于对上述模块形成视频流通路。本发明专利技术能自动调整不同输入信号的相位差的监视器,高分辨率接收,降低设备成本,具有极大的经济价值和设备效益。

【技术实现步骤摘要】
基于FPGA的用于广播级的异步四分割监视器
本专利技术涉及监视器
,具体涉及一种基于FPGA的用于广播级的异步四分割监视器。
技术介绍
监视器作为广电领域的重要硬件设备,在调色,制作,播出中扮演者重要角色,一台好的监视器除了有各做不能的输入暑促接口,还具有强大的颜色管理功能,各种辅助工具等,它能能在调色,制作,播出中提高生产力。而目前传统的监视器不能同时接收4路12GSDI信号,且受带宽影响,不能4路信号同时接收任意分辨率大小的信号,且受使用环境的影响,4路输入信号因为经过中间设备的路由而造成相位差。
技术实现思路
为了克服上述现有技术存在的问题,本专利技术提供基于FPGA的用于广播级的异步四分割监视器。本专利技术的技术方案是:基于FPGA的用于广播级的异步四分割监视器,包括:四路SDI/HDMI2.0编解码模块,用于对FPGA信号解码并将解码出来的数据重新排列;输入通道数据交叉选择模块,用于单通道输入全屏显示时的输入通道选择;四路视频缩放/去隔行模块,用于对独立通道的视频进行缩本文档来自技高网...

【技术保护点】
1.基于FPGA的用于广播级的异步四分割监视器,其特征在于,包括:/n四路SDI/HDMI2.0编解码模块,用于对FPGA信号解码并将解码出来的数据重新排列;/n输入通道数据交叉选择模块,用于单通道输入全屏显示时的输入通道选择;/n四路视频缩放/去隔行模块,用于对独立通道的视频进行缩放以及自适应去隔行;/n四路图像增强/颜色管理模块,用于调节独立通道的图像亮度、对比度、锐度、色温的调节及实现基于六面体插值算法的3D-LUT;/n视频叠加/拼接同步模块,根据不同的同步输出功能选择同步时钟来作为存储器模块的同步参考时钟;/n存储器模块,用于对四路SDI/HDMI2.0编解码模块的解码信号同步;/n...

【技术特征摘要】
1.基于FPGA的用于广播级的异步四分割监视器,其特征在于,包括:
四路SDI/HDMI2.0编解码模块,用于对FPGA信号解码并将解码出来的数据重新排列;
输入通道数据交叉选择模块,用于单通道输入全屏显示时的输入通道选择;
四路视频缩放/去隔行模块,用于对独立通道的视频进行缩放以及自适应去隔行;
四路图像增强/颜色管理模块,用于调节独立通道的图像亮度、对比度、锐度、色温的调节及实现基于六面体插值算法的3D-LUT;
视频叠加/拼接同步模块,根据不同的同步输出功能选择同步时钟来作为存储器模块的同步参考时钟;
存储器模块,用于对四路SDI/HDMI2.0编解码模块的解码信号同步;
屏接口编码输出显示模块;用于实现四路不同分辨率的四分割同步显示;
总线控制模块,用于对上述模块形成视频流通路;
所述SDI/HDMI2.0编解码模块输出输出端连接输入通道数据交叉选择模块,输入通道数据交叉选择模块的输出端连接四路视频缩放/去隔行模块,四路视频缩放/去隔行模块的输出端连接四路图像增强/颜色管理模块,四路图像增强/颜色管理模块的输出端连接视频叠加/拼接同步模块,视频叠加/拼接同步模块的输出端连接屏接口编码输出显示模块;
所述总线控制模块与所述四路SDI/HDMI2.0编解码模块,输入通道数据交叉选择模块、四路视频缩放/去隔行模块、四路图像增强/颜色管理模块、视频叠加/拼接同步模块、存储器模块,屏接口编码输出显示模块连接。


2.根据权利要求1所述的异步四分割监视器,其特征在于,所述SDI/HDMI2.0编解码模块对FPGA的高速SerDes信号解码为12GSDI和HDMI2.0,并将解码出来的数据根据SMPTE协议重新排列以获得四通道YUV444格式的信号用作后端的视频处理数据。

【专利技术属性】
技术研发人员:章兵
申请(专利权)人:深圳市康维讯视频科技有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1