移位寄存器单元及驱动方法、栅极驱动电路、显示装置制造方法及图纸

技术编号:26348742 阅读:82 留言:0更新日期:2020-11-13 21:46
一种移位寄存器单元(100)、栅极驱动电路(10)、显示装置(1)及驱动方法。该移位寄存器单元(100)包括输入电路(110)、输出电路(120)、第一节点控制电路(130)和第二节点控制电路(140)。输入电路(110)与第一节点(Q1)连接,且配置为响应于第一控制信号将输入信号提供至第一节点(Q1);输出电路(120)与第一节点(Q1)和输出端(OUT)连接,且配置为在第一节点(Q1)的电平的控制下,将输出信号在输出端(OUT)输出;第一节点控制电路(130)与第一节点(Q1)和第二节点(Q2)连接,且配置为在第二节点(Q1)的电平的控制下对第一节点(Q1)进行复位;第二节点控制电路(140)与第二节点(Q2)连接,且配置为响应于第二控制信号将第三控制信号提供至第二节点(Q2)以对第二节点(Q2)的电平进行控制。该移位寄存器单元(100)可避免第二节点(Q2)长时间处于有效电平状态,以避免与该第二节点(Q2)连接的晶体管正漂。

【技术实现步骤摘要】
【国外来华专利技术】移位寄存器单元及驱动方法、栅极驱动电路、显示装置
本公开的实施例涉及一种移位寄存器单元及驱动方法、栅极驱动电路、显示装置。
技术介绍
在显示
,例如液晶显示面板或有机发光二极管(OrganicLightEmittingDiode,OLED)显示面板的像素阵列通常包括多行栅线和与之交错的多列数据线。对栅线的驱动可以通过绑定的集成驱动电路实现。近几年随着非晶硅薄膜晶体管或氧化物薄膜晶体管制备工艺的不断提高,也可以将栅线驱动电路直接集成在薄膜晶体管阵列基板上构成GOA(GatedriverOnArray)来对栅线进行驱动。例如,可以采用由多个级联的移位寄存器单元构成的GOA为像素阵列的多行栅线提供开关态电压信号(扫描信号),从而例如控制多行栅线依序打开,并且同时由数据线向像素阵列中对应行的像素单元提供数据信号,以在各像素单元形成显示图像的各灰阶所需要的灰度电压,进而显示一帧图像。目前的显示面板越来越多地采用GOA技术来对栅线进行驱动。GOA技术有助于实现显示面板的窄边框设计,并且可以降低显示面板的生产成本。
技术实现思路
>本公开至少一实施例本文档来自技高网...

【技术保护点】
一种移位寄存器单元,包括输入电路、输出电路、第一节点控制电路和第二节点控制电路;其中,/n所述输入电路与第一节点连接,且配置为响应于第一控制信号将输入信号提供至所述第一节点;/n所述输出电路与所述第一节点和输出端连接,且配置为在所述第一节点的电平的控制下,将输出信号在所述输出端输出;/n所述第一节点控制电路与所述第一节点和第二节点连接,且配置为在所述第二节点的电平的控制下,对所述第一节点进行复位;/n所述第二节点控制电路与所述第二节点连接,且配置为响应于第二控制信号将第三控制信号提供至所述第二节点,以对所述第二节点的电平进行控制。/n

【技术特征摘要】
【国外来华专利技术】一种移位寄存器单元,包括输入电路、输出电路、第一节点控制电路和第二节点控制电路;其中,
所述输入电路与第一节点连接,且配置为响应于第一控制信号将输入信号提供至所述第一节点;
所述输出电路与所述第一节点和输出端连接,且配置为在所述第一节点的电平的控制下,将输出信号在所述输出端输出;
所述第一节点控制电路与所述第一节点和第二节点连接,且配置为在所述第二节点的电平的控制下,对所述第一节点进行复位;
所述第二节点控制电路与所述第二节点连接,且配置为响应于第二控制信号将第三控制信号提供至所述第二节点,以对所述第二节点的电平进行控制。


根据权利要求1所述的移位寄存器单元,其中,所述输入电路包括第一晶体管;
其中,所述第一晶体管的栅极和第一时钟信号端连接以接收第一时钟信号作为所述第一控制信号,所述第一晶体管的第一极和输入端连接以接收所述输入信号,所述第一晶体管的第二极和所述第一节点连接。


根据权利要求1或2所述的移位寄存器单元,其中,所述第二节点控制电路包括第一控制子电路和第二控制子电路;其中,
所述第一控制子电路与第三节点连接,且配置为响应于作为所述第二控制信号的第二时钟信号,控制所述第三节点的电平;
所述第二控制子电路与所述第二节点和所述第三节点连接,且配置为在所述第三节点的电平的控制下,将第三控制信号输出至所述第二节点。


根据权利要求3所述的移位寄存器单元,其中,所述第三控制信号包括第三时钟信号。


根据权利要求3或4所述的移位寄存器单元,其中,所述第一控制子电路包括第二晶体管;其中,
所述第二晶体管的栅极和第一极彼此电连接,且分别配置为与第二时钟信号端连接以接收所述第二时钟信号作为所述第二控制信号,所述第二晶体管的第二极和所述第三节点连接。


根据权利要求4所述的移位寄存器单元,其中,所述第二控制子电路包括第三晶体管和第一电容;其中,
所述第三晶体管的栅极和所述第三节点连接,所述第三晶体管的第一极和第三时钟信号端连接以接收所述第三时钟信号作为所述第三控制信号,所述第三晶体管的第二极与所述第二节点连接;
所述第一电容的第一端与所述第二节点连接,所述第一电容的第二端与所述第三节点连接。


根据权利要求3-6任一所述的移位寄存器单元,其中,所述第二节点控制电路还包括第三节点复位子电路,其中,
所述第三节点复位子电路与所述第三节点连接,且配置为响应于复位信号对所述第三节点进行复位。


根据权利要求7所述的移位寄存器单元,其中,所述第三节点复位子电路包括第四晶体管;
其中,所述第四晶体管的栅极和复位端连接以接收所述复位信号,所述第四晶体管的第一极和所述第三节点连接,所述第四晶体管的第二极和参考电压端连接以接收参考电压。


根据权利要求3-8任一所述的移位寄存器单元,其中,所述输出电路在所述第一节点的电平的控制下,将所述第二时钟信号作为所述输出信号在所述输出端输出。


根据权利要求9所述的移位寄存器单元,其中,所述输出端包括移位输出端和至少一个扫描信号输出端。


根据权利要求10所述的移位寄存器单元,其中,所述输出电路包括第五晶体管、第六晶体管和第二电容;其中,
所述第五晶体管的栅极和...

【专利技术属性】
技术研发人员:王迎李蒙李红敏
申请(专利权)人:京东方科技集团股份有限公司合肥京东方光电科技有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1