【技术实现步骤摘要】
模拟数字转换器的改进交错方法
技术介绍
电子系统可以包括模数(A/D)转换器(ADC)。将模拟信号转换为数字量使电子系统的处理器可以执行系统的信号处理功能。ADC电路会因kickback而产生噪声。kickback是指在A/D转换的采样阶段,ADC电路的采样和保持结构上的残留电荷流回输入时。kickback会导致转换结果不准确。本专利技术人已经认识到需要改进的ADC电路。
技术实现思路
本文件通常涉及模数转换器(ADC)电路,特别涉及改进ADC电路的交错操作。ADC电路的例子包括多个模数转换器(ADC)电路和控制逻辑电路。控制逻辑电路通过多个时间交错的转换来使多个ADC电路前进,所述时间交错的转换包括时间交错的采集阶段、转换阶段和跟踪阶段。第一ADC电路的采集阶段对所述模拟信号进行采样,所述第一ADC电路的转换阶段将采样的模拟信号转换为数字值,并且所述控制逻辑电路被配置为在所述第一ADC电路的采集阶段之前的第一ADC电路的跟踪阶段期间,通过不同的ADC电路使用最新的A/D转换信息来更新所述第一ADC电路。本部分旨在提供本专利申 ...
【技术保护点】
1.电子电路,包括:/n多个模数转换器(ADC)电路;/n控制逻辑电路,被配置为通过多个时间交错的转换来使多个ADC电路前进,所述时间交错的转换包括时间交错的采集阶段、转换阶段和跟踪阶段;和/n其中第一ADC电路的采集阶段对所述模拟信号进行采样,所述第一ADC电路的转换阶段将采样的模拟信号转换为数字值,并且所述控制逻辑电路被配置为在所述第一ADC电路的采集阶段之前的第一ADC电路的跟踪阶段期间,通过不同的ADC电路使用最新的A/D转换信息来更新所述第一ADC电路。/n
【技术特征摘要】
20190513 US 16/410,9451.电子电路,包括:
多个模数转换器(ADC)电路;
控制逻辑电路,被配置为通过多个时间交错的转换来使多个ADC电路前进,所述时间交错的转换包括时间交错的采集阶段、转换阶段和跟踪阶段;和
其中第一ADC电路的采集阶段对所述模拟信号进行采样,所述第一ADC电路的转换阶段将采样的模拟信号转换为数字值,并且所述控制逻辑电路被配置为在所述第一ADC电路的采集阶段之前的第一ADC电路的跟踪阶段期间,通过不同的ADC电路使用最新的A/D转换信息来更新所述第一ADC电路。
2.权利要求1所述的电子电路,其中所述控制逻辑电路配置为启动任何ADC电路的采集阶段以与任何其他ADC电路的采集阶段不完全重合,以及启动任何ADC电路的转换阶段以与任何其他ADC电路的转换阶段不完全重合。
3.权利要求1所述的电子电路,其中所述控制逻辑电路被配置为在跟踪阶段期间使用由不同ADC电路的最新的A/D转换的部分转换A/D信息来更新所述第一ADC电路。
4.权利要求1所述的电子电路,其中所述多个ADC电路是差分ADC电路。
5.权利要求1所述的电子电路,其中所述控制逻辑电路被配置为在所述跟踪阶段期间和在所述采集阶段之前,通过第一ADC电路使用不同ADC电路的最新的A/D转换信息和在第一ADC电路的采集阶段之前的指定偏移来更新所述第一ADC电路。
6.权利要求1所述的电子电路,其中所述控制逻辑电路被配置为在所述跟踪阶段期间和在所述采集阶段之前,通过第一ADC电路使用不同ADC电路的最新的A/D转换信息和更新所述最新的转换信息的预失真数字值来更新所述第一ADC电路。
7.权利要求6所述的电子电路,其中所述控制逻辑电路被配置为根据多个ADC电路的采样时间确定预失真数字值。
8.权利要求1所述的电子电路,其中所述控制逻辑电路被配置为在所述跟踪阶段期间和在所述采集阶段之前,通过第一ADC电路使用不同ADC电路的最新的A/D转换信息和随机数字值来更新所述第一ADC电路。
9.权利要求1所述的电子电路,其中所述控制逻辑电路被配置为在所述跟踪阶段期间和在所述采集阶段之前,通过第一ADC电路使用不同ADC电路的最新的A/D转换信...
【专利技术属性】
技术研发人员:R·A·博德纳尔,C·P·赫里尔,A·阿马德,
申请(专利权)人:亚德诺半导体国际无限责任公司,
类型:发明
国别省市:爱尔兰;IE
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。