一种多路时钟信号频率检测装置和方法制造方法及图纸

技术编号:26303080 阅读:30 留言:0更新日期:2020-11-10 19:56
本发明专利技术公开了一种多路时钟信号频率检测装置,包括,控制模块、时钟切换模块和频率检测模块;所述控制模块设置为,根据预设的检测配置参数,依次指示所述时钟切换模块切换多路时钟信号中的一路为要进行检测的时钟信号,并将收到的检测结果保存为该路时钟信号的检测结果;所述时钟切换模块设置为,根据所述控制模块的指示,从接入的所述多路时钟信号中,确定要进行检测的一路时钟信号,输出到所述频率检测模块;所述频率检测模块设置为,对输入的所述一路时钟信号进行频率检测,并输出检测结果到所述控制模块。本发明专利技术还公开了一种多路时钟信号频率检测的方法。

【技术实现步骤摘要】
一种多路时钟信号频率检测装置和方法
本专利技术涉及计算机
,尤指一种多路时钟信号频率检测装置和方法。
技术介绍
芯片时钟源的正常与稳定,在芯片工作中起着至关重要的作用。芯片时钟源的异常会导致芯片性能下降,甚至有可能导致芯片无法正常工作。同时,在芯片安全
,很多是通过对时钟源的攻击,来测算芯片功耗等特性的方法实现对芯片的攻击。因此对于时钟源的频率检测非常重要。现代芯片设计中,根据功耗及应用不同,往往存在很多路时钟源,因此需要对多路时钟源进行频率检测。现有的频率检测方法,通常为只对一路时钟源进行检测,对多路时钟源进行检测时,使用了多个频率检测模块,其原理还是每一路时钟源配备一套检测电路,增加了电路数量,使得芯片面积变大,造成了成本的提升。如何有效缩减芯片面积,降低成本,也成为多路时钟信号检测领域需要解决的问题。
技术实现思路
为了解决上述技术问题,本专利技术实施例提供了一种多路时钟信号频率检测装置和方法,通过一个频率检测模块完成对多路时钟的动态轮询检测,具电路数量少,电路面积小,成本的低优点。本文档来自技高网...

【技术保护点】
1.一种多路时钟信号频率检测装置,其特征在于,包括,/n控制模块、时钟切换模块和频率检测模块;/n所述控制模块设置为,根据预设的检测配置参数,依次指示所述时钟切换模块切换多路时钟信号中的一路为要进行检测的时钟信号,并将收到的检测结果保存为该路时钟信号的检测结果;/n所述时钟切换模块设置为,根据所述控制模块的指示,从接入的所述多路时钟信号中,确定要进行检测的一路时钟信号,输出到所述频率检测模块;/n所述频率检测模块设置为,对输入的所述一路时钟信号进行频率检测,并输出检测结果到所述控制模块。/n

【技术特征摘要】
1.一种多路时钟信号频率检测装置,其特征在于,包括,
控制模块、时钟切换模块和频率检测模块;
所述控制模块设置为,根据预设的检测配置参数,依次指示所述时钟切换模块切换多路时钟信号中的一路为要进行检测的时钟信号,并将收到的检测结果保存为该路时钟信号的检测结果;
所述时钟切换模块设置为,根据所述控制模块的指示,从接入的所述多路时钟信号中,确定要进行检测的一路时钟信号,输出到所述频率检测模块;
所述频率检测模块设置为,对输入的所述一路时钟信号进行频率检测,并输出检测结果到所述控制模块。


2.根据权利要求1所述的装置,其特征在于,
所述控制模块还设置为,在依次指示所述时钟切换模块切换多路时钟信号中的一路为要进行检测的时钟信号之前,指示所述时钟切换模块关闭向所述频率检测模块的时钟信号输出,并指示所述频率检测模块清空检测结果。


3.根据权利要求1所述的装置,其特征在于,
所述控制模块指示所述时钟切换模块切换多路时钟信号中的一路为要进行检测的时钟信号,包括:
关闭所述频率检测模块的检测使能信号;指示所述时钟切换模块关闭当前正在检测时钟信号的输出;
指示所述时钟切换模块开启切换后的新的时钟信号的输出;开启所述频率检测模块的检测使能信号。


4.根据权利要求3所述的装置,其特征在于,
所述时钟切换模块还设置为,根据接收到的关闭当前正在检测时钟信号的输出的指示,与当前正在检测时钟信号的时钟域同步后,关闭当前正在检测时钟信号的输出;
或者,
所述时钟切换模块还设置为,根据接收到的开启切换后的新的时钟信号的输出的指示,与新的时钟信号的时钟域同步后,开启新的时钟信号的输出。


5.根据权利要求3所述的装置,其特征在于,
所述控制模块指示所述时钟切换模块开启切换后的新的时钟信号的输出;开启所述频率检测模块的检测使能信号,包括:
...

【专利技术属性】
技术研发人员:王闯刘蕊丽李紫金高洪福
申请(专利权)人:大唐微电子技术有限公司
类型:发明
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1