【技术实现步骤摘要】
分数阶忆阻桥电路、及由其构成的突触电路和神经元电路
本专利技术涉及忆阻领域,特别涉及一种分数阶忆阻桥电路、及由其构成的突触电路和神经元电路。
技术介绍
1971年,加州大学伯克利分校的蔡少棠教授提出忆阻来表征电荷和磁通两者之间的关系。除电阻、电容和电感这三种基本电路元件,忆阻是一种新颖的、具有记忆和类突触性质的非线性电路元件。如今,分数阶微积分已成为数学分析中一个重要的、新颖的分支。分数阶微积分由于具有长期记忆性、非局域性和弱奇异性,在许多科学领域中已发展成为一种新颖且有用的工具,例如扩散过程、粘弹性理论、分形动力学、分数阶控制、图像处理、分抗、分数阶忆阻和神经网络。分数阶微积分的基本特征是它扩展了整数阶差分和黎曼求和的概念。分数阶微积分的特征与经典整数阶微积分的特征有很大不同。例如,除基于Caputo定义之外,Heaviside函数的分数微分是非零的,而其整数阶微分必须是零。根据蔡氏公理元件系统,考虑本构关系、逻辑一致性、公理完整性和形式对称性,应该存在分数阶忆阻。分数阶忆阻有两种类型:容性分数阶忆阻和感性分数阶忆阻,分别 ...
【技术保护点】
1.用于神经突触加权的分数阶忆阻桥电路,其特征在于,包括两个增量式容性分忆抗、两个集成运算放大器、两个第一电阻以及两个第二电阻;其中,两个增量式容性分忆抗的增量相反;/n两个第一电阻的一端均接地,两个第一电阻的另一端分别连接两个集成运算放大器的负输入端,两个第二电阻的一端并联在脉冲输入端,两个第二电阻的另一端分别连接两个集成运算放大器的正输入端,两个增量式容性分忆抗的负极分别连接两个集成运算放大器的负输入端,两个增量式容性分忆抗的正极分别连接两个集成运算放大器的正输入端。/n
【技术特征摘要】
1.用于神经突触加权的分数阶忆阻桥电路,其特征在于,包括两个增量式容性分忆抗、两个集成运算放大器、两个第一电阻以及两个第二电阻;其中,两个增量式容性分忆抗的增量相反;
两个第一电阻的一端均接地,两个第一电阻的另一端分别连接两个集成运算放大器的负输入端,两个第二电阻的一端并联在脉冲输入端,两个第二电阻的另一端分别连接两个集成运算放大器的正输入端,两个增量式容性分忆抗的负极分别连接两个集成运算放大器的负输入端,两个增量式容性分忆抗的正极分别连接两个集成运算放大器的正输入端。
2.分数阶忆阻桥突触电路,其特征在于,包括减法器电路、第一反向比例器电路以及权利要求1所述的分数阶忆阻桥电路,分数阶忆阻桥电路两个输出端分别连接减法器电路的两个输入端,减法器电路的输出端连接反向比例器电路的输入端。
3.如权利要求2所述的分数阶忆阻桥突触电路,其特征在于,减法器电路包括第三集成运算放大器、两个第三电阻以及两个第四电阻,分数阶忆阻桥电路两个输出端分别连接两个第三电阻的一端,两个第三电阻的另一端分别连接第三集成运算放大器的正、负输入端,两...
【专利技术属性】
技术研发人员:蒲亦非,余波,何秋燕,袁晓,张妮,王竹,
申请(专利权)人:四川大学,
类型:发明
国别省市:四川;51
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。