一种长江海事测向接收机高分辨率低相噪本振源制造技术

技术编号:25879334 阅读:46 留言:0更新日期:2020-10-09 21:58
本实用新型专利技术涉及通信技术领域,公开了一种长江海事测向接收机高分辨率低相噪本振源,包括参考时钟电路,还包括二倍频放大器、第一滤波器、四倍频器、第三滤波器、混频器、第五滤波器、四分频器、功分器、DDS芯片、第二滤波器、PLL芯片、第四滤波器、振荡器。本实用新型专利技术采用DDS和混频相结合的技术,能大大的提高相位噪声,并能达到1Hz的频率分辨率。本产品将倍频器、DDS、分配器和锁相环等电路有序的结合在一起,实现了低杂散、高分辨率(1Hz)、低相位噪声的本振源。

【技术实现步骤摘要】
一种长江海事测向接收机高分辨率低相噪本振源
本技术涉及一种长江海事测向接收机高分辨率低相噪本振源,属于通信

技术介绍
长江海事测向接收机是利用无线电测向算法,测出无线电台发射出来的电磁波及其传播方向,以确定发射机的位置。本振源的相位噪声的好坏直接影响着测向精度和监测灵敏度;本振源的频率分辨率直接影响着测向精度和频率准确度。现有产品多采用小数分频方式,频率分辨率达可到1KHz,不能再提高,且相位噪声不好。现有产品多采用DDS+倍频的方式,能保证频率分辨率,但由于DDS的杂散不能保证最终输出的频谱纯度。
技术实现思路
技术目的:针对现有技术中存在的问题与不足,本技术提供一种相位噪声及分辨率高的接收机本振源。技术方案:一种长江海事测向接收机高分辨率低相噪本振源,包括参考时钟电路,其特征在于:还包括二倍频放大器、第一滤波器、四倍频器、第三滤波器、混频器、第五滤波器、四分频器、功分器、DDS芯片、第二滤波器、PLL芯片、第四滤波器、振荡器;所述参考时钟电路的输出端分别连接至二倍频放大器、DDS芯片的输入端,所述二倍频放大器的输出端连接至第一滤波器的输入端,所述第一滤波器的输出端连接至四倍频器的输入端,所述四倍频器的输出端连接至第三滤波器的输入端,所述第三滤波器的输出端连接至混频器的LO输入端,所述混频器的IF输出端连接至PLL芯片的第一输入端;所述DDS芯片的输出端连接至第二滤波器的输入端,所述第二滤波器的输出端连接至PLL芯片的第二输入端,所述PLL芯片的输出端连接至第四滤波器的输入端,所述第四滤波器的输出端连接至振荡器的输入端,所述振荡器的输出端连接至功分器的输入端,所述功分器的第一输出端连接至四分频器的输入端,所述四分频器的输出端连接至第五滤波器的输入端,所述第五滤波器的输出端连接至混频器的RF输入端。本技术进一步限定的技术方案为:所述DDS芯片采用AnalogDevice公司的AD9951YSVZ。作为优选,所述PLL采用TI公司的LMX2491RTWT,phasenoisefloor为-227dB。作为优选,所述第一滤波器采用中心频率为200MHz的带通滤波器。作为优选,所述第二滤波器采用中心频率为8.375MHz的带通滤波器。作为优选,所述第三滤波器采用中心频率为800MHz的带通滤波器。作为优选,所述第四滤波器为锁相电路的环路滤波器。作为优选,所述第五滤波器采用中心频率为883.75MHz的带通滤波器。有益效果:与现有技术相比,本技术采用DDS、倍频器和混频相结合的技术,能大大的减小相位噪声,并能达到1Hz的频率分辨率。本产品将倍频器、DDS、分配器和锁相环等电路有序的结合在一起,实现了低杂散、高分辨率(1Hz)、低噪声的本振源。附图说明图1为本技术实施例的结构原理图。具体实施方式下面结合附图和具体实施例,进一步阐明本技术。如图1所示,本实施例提供一种长江海事测向接收机高分辨率低相噪本振源,包括参考时钟电路、二倍频放大器、第一滤波器、四倍频器、第三滤波器、混频器、第五滤波器、四分频器、功分器、DDS芯片、第二滤波器、PLL芯片、第四滤波器、振荡器;其中:参考时钟电路的输出端分别连接至二倍频放大器、DDS芯片的输入端,二倍频放大器的输出端连接至第一滤波器的输入端,第一滤波器的输出端连接至四倍频器的输入端,四倍频器的输出端连接至第三滤波器的输入端,第三滤波器的输出端连接至混频器的LO输入端,混频器的IF输出端连接至PLL芯片的第一输入端。DDS芯片的输出端连接至第二滤波器的输入端,第二滤波器的输出端连接至PLL芯片的第二输入端,PLL芯片的输出端连接至第四滤波器的输入端,第四滤波器的输出端连接至振荡器的输入端,振荡器的输出端连接至功分器的输入端,功分器的第一输出端连接至四分频器的输入端,四分频器的输出端连接至第五滤波器的输入端,第五滤波器的输出端连接至混频器的RF输入端。作为优选,本实施例中的DDS芯片采用AnalogDevice公司的AD9951YSVZ,该芯片最大支持400MSPS的时钟频率,内部采用14bitDAC,32bit频率字。由DDS原理可以得出输出频率公式:(式1-1)当输入时钟fs=100Msps,FTW=1时,由为式1-1可知,DDS的输出频率分辨率可达0.023Hz。作为优选,PLL采用TI公司的LMX2491RTWT,phasenoisefloor为-227dB,业内最好的锁相芯片。锁相两路的输入信号:一个为DDS输出的(8.25~8.5MHz)的信号;另一路信号来自混频输出的中频信号(82.5~85MHz);倍频系数设置为10。由图1中关系,可以得出VCO输出频率关系为(式1-2)由式1-2可以可知,只要DDS能保证0.025Hz的步进,即可保证VCO的输出1Hz的步进。通过DDS的输出滤波器和PLL的环路滤波器可以很好的抑制DDS内部产生的杂散。作为优选,本实施例中的第一滤波器采用中心频率为200MHz的带通滤波器。作为优选,本实施例中的第二滤波器采用中心频率为8.375MHz的带通滤波器。本实施例可以输出3530~3540MHz的频率源,相位噪声要好、杂散低、频率分辨率高达1Hz。以上所述仅是本技术的优选实施方式,应当指出,对于本
的普通技术人员来说,在不脱离本技术原理的前提下,还可以作出若干改进,这些改进也应视为本技术的保护范围。本文档来自技高网
...

【技术保护点】
1.一种长江海事测向接收机高分辨率低相噪本振源,包括参考时钟电路,其特征在于:还包括二倍频放大器、第一滤波器、四倍频器、第三滤波器、混频器、第五滤波器、四分频器、功分器、DDS芯片、第二滤波器、PLL芯片、第四滤波器、振荡器;/n所述参考时钟电路的输出端分别连接至二倍频放大器、DDS芯片的输入端,所述二倍频放大器的输出端连接至第一滤波器的输入端,所述第一滤波器的输出端连接至四倍频器的输入端,所述四倍频器的输出端连接至第三滤波器的输入端,所述第三滤波器的输出端连接至混频器的LO输入端,所述混频器的IF输出端连接至PLL芯片的第一输入端;/n所述DDS芯片的输出端连接至第二滤波器的输入端,所述第二滤波器的输出端连接至PLL芯片的第二输入端,所述PLL芯片的输出端连接至第四滤波器的输入端,所述第四滤波器的输出端连接至振荡器的输入端,所述振荡器的输出端连接至功分器的输入端,所述功分器的第一输出端连接至四分频器的输入端,所述四分频器的输出端连接至第五滤波器的输入端,所述第五滤波器的输出端连接至混频器的RF输入端。/n

【技术特征摘要】
1.一种长江海事测向接收机高分辨率低相噪本振源,包括参考时钟电路,其特征在于:还包括二倍频放大器、第一滤波器、四倍频器、第三滤波器、混频器、第五滤波器、四分频器、功分器、DDS芯片、第二滤波器、PLL芯片、第四滤波器、振荡器;
所述参考时钟电路的输出端分别连接至二倍频放大器、DDS芯片的输入端,所述二倍频放大器的输出端连接至第一滤波器的输入端,所述第一滤波器的输出端连接至四倍频器的输入端,所述四倍频器的输出端连接至第三滤波器的输入端,所述第三滤波器的输出端连接至混频器的LO输入端,所述混频器的IF输出端连接至PLL芯片的第一输入端;
所述DDS芯片的输出端连接至第二滤波器的输入端,所述第二滤波器的输出端连接至PLL芯片的第二输入端,所述PLL芯片的输出端连接至第四滤波器的输入端,所述第四滤波器的输出端连接至振荡器的输入端,所述振荡器的输出端连接至功分器的输入端,所述功分器的第一输出端连接至四分频器的输入端,所述四分频器的输出端连接至第五滤波器的输入端,所述第五滤波器的输出端连接至混频器的RF输入端。


2.根据权利要求1所述的长江海事测向接收机高分辨率低相噪本振源,其特征在于:所述DDS芯片采用AnalogD...

【专利技术属性】
技术研发人员:倪仁才姜健华涛张晓蒙王勇万文俊赵燕
申请(专利权)人:南京众之道科技有限公司
类型:新型
国别省市:江苏;32

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1