像素电路及其驱动方法、显示面板技术

技术编号:25759277 阅读:19 留言:0更新日期:2020-09-25 21:07
本发明专利技术实施例公开一种像素电路及其驱动方法、显示面板,通过在特性写入阶段,通过耦合模块将驱动晶体管的栅极耦合至预设电压,通过数据写入模块将数据电压写入到驱动晶体管的第一极,其中预设电压与数据电压的差值与驱动晶体管导通时驱动晶体管的栅极与第一极的电压差值正负相反;使得在特性恢复阶段,驱动晶体管的阈值电压漂移程度得到一定恢复,阈值电压漂移量会被回拉,进而可以减小驱动晶体管的阈值电压漂移。并且特性恢复阶段在数据写入阶段之前,可以使得每一帧内在特性恢复阶段后,驱动晶体管的阈值电压的漂移程度最小,进而保证在数据写入阶段的有限时间内,补偿模块可以将驱动晶体管的阈值电压充分补偿,提高显示均一性。

【技术实现步骤摘要】
像素电路及其驱动方法、显示面板
本专利技术实施例涉及显示
,尤其涉及一种像素电路及其驱动方法、显示面板。
技术介绍
随着显示技术的发展,人们对显示效果的要求也越来越高。现有显示面板中,通常包括多个像素电路,像素电路中通常包括驱动晶体管和发光器件,驱动晶体管产生驱动电流来控制发光器件的发光亮度。然而现有显示面板存在显示不均,显示效果较差的问题。
技术实现思路
本专利技术提供一种像素电路及其驱动方法、显示面板,以实现减小驱动晶体管的阈值电压漂移,减缓驱动晶体管的器件老化速度,提高显示均一性,进而提高显示效果。第一方面,本专利技术实施例提供了一种像素电路,包括:数据写入模块、补偿模块、发光控制模块、驱动晶体管、耦合模块、发光模块和第一初始化模块;数据写入模块用于在特性恢复阶段和数据写入阶段将数据电压写入到驱动晶体管的第一极;耦合模块用于在特性恢复阶段,将驱动晶体管的栅极的电位耦合至预设电压,其中预设电压与数据电压的差值与驱动晶体管导通时驱动晶体管的栅极与第一极的电压差值正负相反;第一初始化模块用于在初始化阶段,向驱动晶体管的栅极写入初始化电压;其中一帧内,特性恢复阶段在初始化阶段之前;补偿模块用于在数据写入阶段将包含驱动晶体管阈值电压信息的补偿信号写入驱动晶体管的栅极;驱动晶体管用于在发光阶段,根据驱动晶体管栅极的电压和驱动晶体管第一极的电压产生驱动信号,发光控制模块用于在发光阶段,控制驱动信号输出至发光模块。可选的,耦合模块的第一端与驱动晶体管的栅极电连接,耦合模块的第二端与耦合控制信号端电连接,耦合控制信号端用于在特性恢复阶段,向耦合模块的第二端输入预设时序信号,其中在特性恢复阶段预设时序信号从第一电压信号跳变为第二电压信号以使驱动晶体管的栅极被耦合至预设电压。可选的,数据写入模块的控制端与第一扫描信号输入端电连接,第一扫描信号输入端用于接入第一扫描信号,数据写入模块的第一端与数据电压输入端电连接,数据写入模块的第二端与驱动晶体管的第一极电连接;第一扫描信号为m脉冲信号,m为大于或等于2的整数。可选的,第一初始化模块的控制端与第二扫描信号输入端电连接,第二扫描信号输入端用于输入第二扫描信号,第一初始化模块的第一端与初始化电压输入端电连接,第一初始化模块的第二端与驱动晶体管的第一极电连接;第二扫描信号与第一扫描信号由同一扫描电路输出,扫描电路包括多个级联的移位寄存器,其中第j级移位寄存器用于输出第j级扫描信号,其中1≤j≤n,j表示移位寄存器的总级数;第二扫描信号为第一扫描信号的前1级扫描信号。可选的,像素电路还包括第三扫描信号,第三扫描信号输入端作为耦合控制信号端,第三扫描信号输入端用于接入第三扫描信号,第三扫描信号为单脉冲信号;所述第三扫描信号的单脉冲信号与所述第二扫描信号的前(m-1)个脉冲信号中的任一个脉冲信号重叠。可选的,像素电路还包括第三扫描信号输入端,所述第三扫描信号输入端作为所述耦合控制信号,所述第三扫描信号输入端用于输入第三扫描信号;所述第三扫描信号与所述第一扫描信号、所述第二扫描信号由同一扫描电路输出;所述第三扫描信号为所述第一扫描信号的前(2a-1)级扫描信号,其中2≤a≤m,其中,a为整数;一帧内,第一扫描信号的相邻两个脉冲信号的下降沿之间的间隔时间等于两行像素电路的扫描时间。可选的,耦合模块包括电容;可选的,数据写入模块的控制端与第一扫描信号输入端电连接,数据写入模块的第一端与数据电压输入端电连接,数据写入模块的第二端与驱动晶体管的第一极电连接;耦合模块的第一端与驱动晶体管的栅极电连接,耦合模块的第二端与耦合控制信号端电连接,耦合电容的两个极板分别作为耦合模块的第一端和第二端;补偿模块的控制端与第一扫描信号输入端电连接,补偿模块的第一端与驱动晶体管的第二极电连接,补偿模块的第二端与驱动晶体管的栅极电连接;发光控制模块包括第一发光控制单元和第二发光控制单元,第一发光控制单元和第二发光控制单元的控制端与发光控制信号输入端电连接,第一发光控制单元的第一端与第一电源电压输入端电连接,第一发光控制单元的第二端与驱动晶体管的第一极电连接;第二发光控制单元的第一端与驱动晶体管的第二极电连接,第二发光控制单元的第二端与发光模块的第一端电连接,发光模块的第二端与第二电源电压输入端电连接;可选的,像素电路还包括第二初始化模块;第二初始化模块用于在特性恢复阶段、初始化阶段和数据写入阶段中的任意阶段,向发光模块的第一端写入初始化电压。第二方面,本专利技术实施例还提供了一种像素电路的驱动方法,包括:在特性恢复阶段,数据写入模块将数据电压写入到驱动晶体管的第一极;耦合模块将驱动晶体管的栅极的电位耦合至预设电压,其中预设电压与数据电压的差值与驱动晶体管导通时驱动晶体管的栅极与第一极的电压差值正负相反;在初始化阶段,第一初始化模块向驱动晶体管的栅极写入初始化电压;在数据写入阶段,数据写入模块将数据电压写入到驱动晶体管的第一极;补偿模块将包含驱动晶体管阈值电压信息的补偿信号写入驱动晶体管的栅极;在发光阶段,驱动晶体管根据驱动晶体管栅极的电压和驱动晶体管第一极的电压产生驱动信号,发光控制模块控制驱动信号输出至发光模块;其中一帧内,特性恢复阶段在初始化阶段之前。第三方面,本专利技术实施例还提供了一种显示面板,包括第一方面提供的像素电路,还包括多条扫描线和扫描电路,扫描电路包括多个级联的移位寄存器,其中第i级移位寄存器的输出端连接第i扫描线连接第i行像素电路,其中1≤i≤n,n表示移位寄存器的总级数;移位寄存器用于在一帧内,输出脉冲信号。可选的,脉冲信号为m脉冲信号,m为大于或等于2的整数;第k行像素电路的耦合模块的第二端与第k-2a+1扫描线电连接,2≤a≤m,其中,a为整数,第k行像素电路的数据写入模块的控制端与第k扫描线电连接,第k行像素电路的初始化模块的控制端与第k-1扫描线电连接,其中4≤k≤n。本实施例提供的像素电路及其驱动方法、显示面板,通过在特性写入阶段,通过耦合模块将驱动晶体管的栅极耦合至预设电压,通过数据写入模块将数据电压写入到驱动晶体管的第一极,其中预设电压与数据电压的差值与驱动晶体管导通时驱动晶体管的栅极与第一极的电压差值正负相反;使得在特性恢复阶段,驱动晶体管的阈值电压漂移程度得到一定恢复,阈值电压漂移量会被回拉,进而可以减小驱动晶体管的阈值电压漂移,有利于提高显示均一性。并且使得每一帧内在特性恢复阶段后,驱动晶体管的阈值电压的漂移程度最小,进而保证在数据写入阶段的有限时间内,补偿模块可以将驱动晶体管的阈值电压充分补偿,提高显示效果。驱动晶体管的特性得到恢复,可以减缓驱动晶体管的器件老化速度,进一步保证显示效果。并且,本实施例的像素电路通过像素电路内部补偿的方式实现驱动晶体管阈值电压的补偿,相比与外部补偿的方式,可以节约成本。附图说明图1是本发本文档来自技高网...

【技术保护点】
1.一种像素电路,其特征在于,包括:数据写入模块、补偿模块、发光控制模块、驱动晶体管、耦合模块、发光模块和第一初始化模块;/n所述数据写入模块用于在特性恢复阶段和数据写入阶段将数据电压写入到驱动晶体管的第一极;/n所述耦合模块用于在特性恢复阶段,将驱动晶体管的栅极的电位耦合至预设电压,其中所述预设电压与所述数据电压的差值与所述驱动晶体管导通时所述驱动晶体管的栅极与第一极的电压差值正负相反;/n所述第一初始化模块用于在初始化阶段,向所述驱动晶体管的栅极写入初始化电压;其中一帧内,所述特性恢复阶段在所述初始化阶段之前;/n所述补偿模块用于在数据写入阶段将包含所述驱动晶体管阈值电压信息的补偿信号写入所述驱动晶体管的栅极;/n所述驱动晶体管用于在发光阶段,根据驱动晶体管栅极的电压和驱动晶体管第一极的电压产生驱动信号,所述发光控制模块用于在发光阶段,控制所述驱动信号输出至所述发光模块。/n

【技术特征摘要】
1.一种像素电路,其特征在于,包括:数据写入模块、补偿模块、发光控制模块、驱动晶体管、耦合模块、发光模块和第一初始化模块;
所述数据写入模块用于在特性恢复阶段和数据写入阶段将数据电压写入到驱动晶体管的第一极;
所述耦合模块用于在特性恢复阶段,将驱动晶体管的栅极的电位耦合至预设电压,其中所述预设电压与所述数据电压的差值与所述驱动晶体管导通时所述驱动晶体管的栅极与第一极的电压差值正负相反;
所述第一初始化模块用于在初始化阶段,向所述驱动晶体管的栅极写入初始化电压;其中一帧内,所述特性恢复阶段在所述初始化阶段之前;
所述补偿模块用于在数据写入阶段将包含所述驱动晶体管阈值电压信息的补偿信号写入所述驱动晶体管的栅极;
所述驱动晶体管用于在发光阶段,根据驱动晶体管栅极的电压和驱动晶体管第一极的电压产生驱动信号,所述发光控制模块用于在发光阶段,控制所述驱动信号输出至所述发光模块。


2.根据权利要求1所述的像素电路,其特征在于,所述耦合模块的第一端与所述驱动晶体管的栅极电连接,所述耦合模块的第二端与耦合控制信号端电连接,所述耦合控制信号端用于在所述特性恢复阶段,向所述耦合模块的第二端输入预设时序信号,其中在所述特性恢复阶段所述预设时序信号从第一电压信号跳变为第二电压信号以使所述驱动晶体管的栅极被耦合至预设电压。


3.根据权利要求2所述的像素电路,其特征在于,所述数据写入模块的控制端与第一扫描信号输入端电连接,所述第一扫描信号输入端用于接入第一扫描信号,所述数据写入模块的第一端与数据电压输入端电连接,所述数据写入模块的第二端与所述驱动晶体管的第一极电连接;
所述第一扫描信号为m脉冲信号,m为大于或等于2的整数。


4.根据权利要求3所述的像素电路,其特征在于,所述第一初始化模块的控制端与第二扫描信号输入端电连接,所述第二扫描信号输入端用于输入第二扫描信号,所述第一初始化模块的第一端与初始化电压输入端电连接,所述第一初始化模块的第二端与所述驱动晶体管的栅极电连接;
所述第二扫描信号与所述第一扫描信号由同一扫描电路输出,所述扫描电路包括多个级联的移位寄存器,其中第j级移位寄存器用于输出第j级扫描信号,其中1≤j≤n,j表示所述移位寄存器的总级数;
所述第二扫描信号为所述第一扫描信号的前1级扫描信号。


5.根据权利要求4所述的像素电路,其特征在于,还包括第三扫描信号输入端,所述第三扫描信号输入端作为所述耦合控制信号端,所述第三扫描信号输入端用于接入第三扫描信号;
所述第三扫描信号为单脉冲信号,所述第三扫描信号的单脉冲信号与所述第二扫描信号的前(m-1)个脉冲信号中的任一个脉冲信号重叠。


6.根据权利要求4所述的像素电路,其特征在于,还包括第三扫描信号输入端,所述第三扫描信号输入端作为所述耦合控制信号,所述第三扫描信号输入端用于输入第三扫描信号;
所述第三扫描信号与所述第一扫描信号、所述第二扫描信号由同一扫描电路输出;
所述第三扫描信号为所述第一扫描信号的前(2a-1)级扫描信号,其中2≤a≤...

【专利技术属性】
技术研发人员:王玲盖翠丽米磊卓然然张兵丁立薇
申请(专利权)人:云谷固安科技有限公司
类型:发明
国别省市:河北;13

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1